请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TMS320F28384D 工具与软件:
您好!
我有一个与电源时序部分相关的问题、如下所示的文本:
7.10.1.4.2信号引脚电源序列
在为器件供电之前、不得对任何数字引脚施加比 VDDIO 高0.3V 以上的电压或比 VSS 低0.3V 以上的电压、也不得对任何模拟引脚(包括 VREFHI 和 VDAC)施加比 VDDA 高0.3V 以上的电压或比 VSSA 低0.3V 以上的电压。 简单地说、只应在 XRSn 变为高电平后驱动信号引脚 、前提是所有3.3V 电源轨连接在一起。 即使 VDDIO 和 VDDA 未连接在一起、仍需要进行此时序控制。
我将遵循启动 VDDIO (3.3V)和 VDD (1.2V)的顺序、但我想澄清一下、是否不允许在 XRSN 变为高电平之前向 GPIO 引脚施加电压、不包括引导模式 GPIO 引脚(72和84)? 或者、在 XRSN 变为高电平后、引导模式引脚是否需要不同的3V3源来施加电压?
谢谢