This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28335:开机问题

Guru**** 2322270 points
Other Parts Discussed in Thread: TPS563200
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1523424/tms320f28335-power-on-issue

器件型号:TMS320F28335
主题中讨论的其他器件:TPS563200

工具/软件:

我使用 TPS563200来提供1.9V 和3.3V 电源、例如 F28335架构内核 IO 电源。 上电波形如下:黄色为3.3V、蓝色为1.9V;有时程序可以正常启动、有时无法启动。 它是否与上电序列相关? 波形是否异常? 对于程序启动不正确的问题、您还有哪些其他建议? 如果未连接到 F283353.3V 输出、则同一 TPS563200是正常运行、没有图中所示的抖动;

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    我需要几天时间才能回到您的身边。

    此致、

    Ben Collier

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    请参阅数据表的电源时序部分:  

    对各种电源引脚的加电和断电序列没有特别要求、确保所有模块具有正确的复位状态。 然而、如果 I/O 引脚的电平转换输出缓冲器中的3.3V 晶体管在1.9V/1.8V 晶体管之前上电、输出缓冲器有可能打开、这会导致上电期间引脚上出现毛刺。 为了避免这种行为、应在 VDDIO (输入/输出电压)引脚之前或与 VDDIO (输入/输出电压)引脚同时为 VDD (内核电压)引脚供电、确保 VDD 引脚在 VDDIO 引脚达到0.7V 之前或与 VDDIO 引脚同时达到0.7V。对 XRS 引脚有一些要求:1. 上电期间、XRS 引脚必须在输入时钟稳定之后的 tw (RSL1)内保持低电平(请参阅第7.9.2.2节)。 这是为了使整个器件能够从已知条件启动。 2.断电期间、XRS 引脚必须在 VDD 达到1.5V 之前至少被下拉至低电平8 μs。满足这一要求对于帮助防止意外闪存编程或擦除很重要。 在器件上电之前、不应将比 VDDIO 高二极管压降(0.7V)大的电压施加于任何数字引脚(对于模拟引脚、该值比 VDDA 高0.7V)。 此外、VDDIO 和 VDDA 之间的差值应始终在0.3V 以内。 施加到未上电器件上引脚的电压可能会以意外的方式偏置内部 P-N 结、并产生不可预测的结果。

    应在 VDDIO 之前为 VDD 供电。

    此致、

    Ben Collier