This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] F29H85X-F29H85EVM-EVM SOM:多核共享存储器示例

Guru**** 2539500 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1550020/f29h85x-som-evm-multicore-shared-memory-example

器件型号:F29H85X-EVM-EVM SOM


工具/软件:

您好专家、  

我想为我的应用使用 Core1 和 Core 3。 由于 F29H85x 的共享 RAM 概念与 F28x DSP(共享消息 RAM)不同、我不确定如何实现从内核 3 到内核 1 的只读消息 RAM、反之亦然。

您能否告知是否有特定的方法?

我当前未使用任何 SSU。

我找不到这方面的一个例子、这就是我在这里问的原因。

感谢您、

此致  
Deep Ganatra

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好专家、

    是否有任何  有关如何在 CPU1 和 CPU3 之间配置共享存储器的文档或链接?  

    我真的很喜欢它。  

    此致  
    Deep Ganatra  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    再次大家好:

    我的主要 问题是、如果我目前不想使用任何 SSU、我可以只在 CDAx 区域中的 CPU1 和 CPU3 之间配置共享 RAM 存储器、它应该可以正常工作?

    正在等待答复

    此致  
    Deep Ganatra

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Deep、

    以下是根据等待状态要求建议用作共享存储器的存储器:
    CPU1 - CPU2 -> LDAx

    CPU1 - CPU3 -> CDAX

    CPU2 - CPU3 -> LDAx

    此致、

    Anand