This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F280049C:编译与 CLB 相关的例程,但无法生成 CLB.VCD

Guru**** 2585275 points
Other Parts Discussed in Thread: C2000WARE, SYSCONFIG

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1071697/tms320f280049c-compile-the-clb-related-routine-but-unable-to-generate-clb-vcd

部件号:TMS320F280049C
“线程:C2000WAREsysconfig”中讨论的其它部件

大家好,团队

客户提出的问题可能需要您的帮助:

客户已参考 过帖子 和此 链接。 (注意:他们正在使用所需 的 tdm64-gcc-5.1.0-2.exe,并且发生了错误)

1.已安装 CCS11和 tdm64-gcc-5.1.0-2.exe,编译期间发生 ld.exe 错误,编译无法正常进行。

2.替换最新版本的 tdm 后,将正确生成以下文件,但缺少 VCD 文件:

请帮您检查此案例? 谢谢。

此致,

樱桃

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    什么版本的 C2000Ware?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请您回答上述问题吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    很抱歉耽误您的反馈。 我没有从最终客户那里获得更新。 如果有新的东西,我会尽快跟进。

    谢谢,此致,

    樱桃

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    没问题,请在用户响应时更新。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    樱桃,

    有此更新吗?

    这很可能是由于轻微的设置问题造成的。 请分享客户在控制台中遇到的错误。

    NIMA

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,尼玛,

    很抱歉耽误您的回答。 我刚回来是因为中国新年,用户仍然没有回应。 请让我与他们核实一下,我们很快就会回来。

    谢谢,此致,

    樱桃

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢你 Cherry!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,尼玛,

    很抱歉耽误您的回答。 我今天刚刚收到客户的最新消息:

    C2000Ware_DigitalPower_SDK_3_03_00_00

    使用 tdm64-gcc-5.1.0-2会生成编译错误,当前使用的是 tdm64-gcc-10.3.0-2,没有关联的错误。

    以下是使用 tdm64-gcc-10.3.0-2生成的版本。 它能够编译但不能生成*.VCD 文件:

    ****项目 CLB_ex1_combinical_logic 的配置调试结构****

    "C:\\ti\\ccs1110\\CC\\utils\\bin\\gmake "-k -j 4 all -O

    生成文件:"./CLB_ex1_combinclex_logic.syscfg"
    调用:sysconfig
    "C:/ti/Cccs1110/CCS/utils/sysconfig_1.11.0/sysconfig_cli.bat"-s "C:/ti/C2000/C2000Ware_DigitalPower_SDK_3_03_00_00/c2000ware/utilities/CLB_tool/Clb_syscfg/4x metada/product.json"-d "CL_scrical_c1_ex_crin_cmex_v_ex_chinchinchin_cs/vb_cvfg/users/crinchinchinchinchin_b_b_-"1-cxb_c_vb_cxb_ski_-"v-v_v_v_v_v_v_v_v_v_
    正在运行脚本...
    正在验证...
    正在生成代码(CLB_ex1_combincional_logic.syscfg)...
    正在写入 C:\Users\WilliamHo\workspace_v11\CLB_ex1_combinical_logic\Debug\syscfg\CLB_config.h.
    正在写入 C:\Users\WilliamHo\workspace_v11\CLB_ex1_combinical_logic\Debug\syscfg\CLB_config.C....
    正在写入 C:\Users\WilliamHo\workspace_v11\CLB_ex1_combinical_logic\Debug\syscfg\CLB.dot...
    正在写入 C:\Users\WilliamHo\workspace_v11\CLB_ex1_combinical_logic\Debug\syscfg\CLB_sim.cpp ...
    已完成构建:"./CLB_ex1_combinxy_logic.syscfg"

    生成文件:“SYSCFG/CLB_sim.cpp”
    调用:C2000编译器
    “C:\ti/ccs1110/CCS/tools/compiler/ti-CGT-C2000 C2000 _SDK21.6.0.0.9.LTS/bin/cl2000”-v28 -ml -mt -CLA_support=cl2 -fput_support=fpu32 --TMU_support=tmut_wil_0-vcware_support=vc20003_cl_cp/cp/cpu_路径- v3_cp_cpu_support/cpu_cpu_cpu_model_-v3_cp/cp_v_v_v3_cp/cpu_cpu_up_v3_v3_cp/cpu_cware_v_v_cp/cp/cpu_model_-v3_v_v_v_cov_v3_v_cov_cov_v_support/cp/cp/cp/cp/cp_v_cp/cp_cnt_-v_film:
    完工:“SYSCFG/CLB_sim.cpp”

    生成文件:"./f28004x_codestartbranch.ASM"
    调用:C2000编译器
    “C:\ti/ccs1110/CCS/tools/compiler/ti-CGT-C2000 C2000 _SDK21.6.0.0.9.LTS/bin/cl2000”-v28 -ml -mt -CLA_support=cl2 -fput_support=fpu32 --TMU_support=tmut_wil_0-vcware_support=vc20003_cl_cp/cp/cpu_路径- v3_cp_cpu_support/cpu_cpu_cpu_model_-v3_cp/cp_v_v_v3_cp/cpu_cpu_up_v3_v3_cp/cpu_cware_v_v_cp/cp/cpu_model_-v3_v_v_v_cov_v3_v_cov_cov_v_support/cp/cp/cp/cp/cp_v_cp/cp_cnt_-v_film:
    完成构建:"./f28004x_codestartbranch.ASM"

    生成文件:"./device.c"
    调用:C2000编译器
    “C:\ti/ccs1110/CCS/tools/compiler/ti-CGT-C2000 C2000 _SDK21.6.0.0.9.LTS/bin/cl2000”-v28 -ml -mt -CLA_support=cl2 -fput_support=fpu32 --TMU_support=tmut_wil_0-vcware_support=vc20003_cl_cp/cp/cpu_路径- v3_cp_cpu_support/cpu_cpu_cpu_model_-v3_cp/cp_v_v_v3_cp/cpu_cpu_up_v3_v3_cp/cpu_cware_v_v_cp/cp/cpu_model_-v3_v_v_v_cov_v3_v_cov_cov_v_support/cp/cp/cp/cp/cp_v_cp/cp_cnt_-v_film:
    已完成构建:"./device.c"

    生成文件:“SYSCFG/CLB_CONFIG.c”
    调用:C2000编译器
    “C:\ti/ccs1110/CCS/tools/compiler/ti-CGT-C2000 C2000 _SDK21.6.0.0.9.LTS/bin/cl2000”-v28 -ml -mt -CLA_support=cl2 -fput_support=fpu32 --TMU_support=tmut_wil_0-vcware_support=vc20003_cl_cp/cp/cpu_路径- v3_cp_cpu_support/cpu_cpu_cpu_model_-v3_cp/cp_v_v_v3_cp/cpu_cpu_up_v3_v3_cp/cpu_cware_v_v_cp/cp/cpu_model_-v3_v_v_v_cov_v3_v_cov_cov_v_support/cp/cp/cp/cp/cp_v_cp/cp_cnt_-v_film:
    完成构建:“SYSCFG/CLB_CONFIG.c”

    生成文件:"./CLB_ex1_combinclex_logic.c"
    调用:C2000编译器
    “C:\ti/ccs1110/CCS/tools/compiler/ti-CGT-C2000 C2000 _SDK21.6.0.0.9.LTS/bin/cl2000”-v28 -ml -mt -CLA_support=cl2 -fput_support=fpu32 --TMU_support=tmut_wil_0-vcware_support=vc20003_cl_cp/cp/cpu_路径- v3_cp_cpu_support/cpu_cpu_cpu_model_-v3_cp/cp_v_v_v3_cp/cpu_cpu_up_v3_v3_cp/cpu_cware_v_v_cp/cp/cpu_model_-v3_v_v_v_cov_v3_v_cov_cov_v_support/cp/cp/cp/cp/cp_v_cp/cp_cnt_-v_film:
    已完成构建:"./CLB_ex1_combinxy_logic.c"

    构建目标:“CLB_ex1_combinxy_logic.out”
    调用:C2000链接器
    c:/ti/ccs1110/cs/tools/compiler/ti-CGT-C2000_21.6.0.LTS/bin/cl2000"-v28 -ml -mt -CLA_support=cl2 -fput_support=fpu32 --TMU_support=tmu0 --VCG_support=vcu2 -ocup_off--<cpdi_ex_ex_text-<ctrack_text-<-<cpdi_text-<-<-<cnt_ex_files/v_files/cnt_-<-<-<cnt_filed>_-<-<-<c2v_ex_files/dic>
    <linking>
    完成的构建目标:“CLB_ex1_combinxy_logic.out”

    mkdir "C:/Users/WilliamHo/workspace_v11/CLB_ex1_combinusional_logic/Debugge/simulation "
    Makefile:173:目标“生成后”的配方失败
    子目录或文件 C:/用户/WilliamHo/workspace_v11/CLB_ex1_combinusion_logic/Debugge/simulation 已经存在。
    gmake [2]:[生成后]错误1 (忽略)
    c:/TDM-GCC-64/bin/g++-c -DCLB_SIM -IC:clb_sim.cpp /ti/C2000/C2000Ware_DigitalPower_SDK_3_03_00_00/c2000ware/utilities/CLB_tool/CCLB_Mcombin_scinscofg/wilodest_wilest_ched/cmc_ex_ex_ex_ex_workspace_3.3/cmc_chin_v3/cmc_ch_in_v3/v_v_chin/v_v_v_v_v_chin/v_v_v_v3/v_chin/v_v_v_v_v_v_chin/v_v3/v_chin/v_v_v_v_v_v_v_v_chin/v_v_v_v_v3/v_chin/v_v_v_chin/v_v_chin/v_v_v_v_v3/v_v_v_chin/v_v_v_v_v_chin/v_v3/v_
    C:/TDM-GCC-64/bin/g++-DCLB_SIM 卡-g -g -gdwarf-3 -gstrict -dwarf -墙-WL,地图,C:/用户/WilliamHo/workspace_v11/CLB_ex1_Williaminch_logics/Debugge/oC/simile_output.map -2000_CM_CM_3.1/CM_CM_CM_CMCSD__CM_CM_3_CM_CM_CM_3_CM_CM_GE_1/ACT_v3_CM_GE_CM_1/CM_GE_3/F_CM_3_CM_CM_GE_CMDS/SC_3/F_CM_3/C_STIC____CM_CM_CM_CM__GE____CM_03.1/CM_CM_SC/组合 simulation_output.exe
    Makefile:173:目标“生成后”的配方失败
    C:/Users/WilliamHo/workspace_v11/CLB_ex1_combinical_logic/Debugge/syscfg/CLB_sim.cpp:在构造函数“top:top (const sc_core:::sc_module_name&,sc_core::::sc_trace_file*)”:
    C:/用户/WilliamHo/workspace_v11/CLB_ex1_combincashion_logic/Debugge/syscfg/CLB_sim.CPP:328:29:警告:'top::TILE1_boundal_in'将在[-Wreorder 后初始化
    328 | CLB_Input_Conditioner TILE1_B界_In;
    |^~~~~~~~~~~~~~~~~
    C:/用户/WilliamHo/workspace_v11/CLB_ex1_combinical_logic/Debugge/syscfg/CLB_sim.CPP:365:47:警告:基本'c_core::::sc_module '[-Wreorder ]
    365 | sc_top_clock ("sc_top_clock",20,sc_NS)
    |^
    C:/用户/WilliamHo/workspace_v11/CLB_ex1_combincashion_logic/Debugge/syscfg/CLB_sim.cpp:336:5:警告:在此处初始化时[-Wreorder ]
    336 | TOP (const SC_module_name &name,sc_trace_file *_tf):
    |^~~
    c:/TDM-GCC-64/bin/../lib/gcc/x86_64 - w64-mingw32/10.3.0/../../x86_64-w64-mingw32/bin/ld.exe:c:/ti/C2000/C2000Ware_DigitalPower_3_CLSD_3_CMC02_CL00_CL_CM_CL032/目录:c/ct_crypass_sc_ct_ct_ct_ct_ct_ct_ct_ct_ct_ct_ct_ct_ct_c/2768_sc/ct_ct_ct_ct_sc_ct_ct_ct_sc/ch_ct_ct_ct_sc/ct_ct_ct_ct_ct_ct__
    c:/TDM-GCC-64/bin/../lib/gcc/x86_64 - w64-mingw32/10.3.0/../../../x86_64-w64-mingw32/bin/ld.exe:错误:c:/ti/C2000/C2000Ware_DigitalPower_SDK_3_chem_cl_model_c_crystem_3/clc/clc/缺乏 配置文件:c/c_crystem_00/cp_c_2/cl_c_model_c_c_c_c_c_c_cs/ct_c_c_k_c_c_c_c_c_k_c_c_c_c_c_c_k_2/cl_
    collect2.exe:错误:LD 返回1退出状态
    gmake [2]:[生成后]错误1 (忽略)
    Process_beg: CreateProcess (NULL,./simule/simulation_output.exe,...)失败。
    make (e=2):系统找不到指定的文件。

    gmake [2]:[生成后]错误2 (忽略)
    模拟/simulation_output.exe
    Makefile:173:目标“生成后”的配方失败
    c:/ti/cccs1110/cs/tools/node/node.exe“C:\/ti/C2000/C2000Ware_DigitalPower_SDK_3_03_00_00/c2000ware/utilities/CLB_tool/CCLB_syscfg/dot_files_libraries/clbDot_Utilities.js"“C:\/Critic/CLB_2000_scv_utility_dics/v3/vcp_excware_dcp_dcp_dcp_jdcp_"/Cl_v3/v_workspaceb_dcp/v3/v3/v_dcp_dcp_v_dcp_jdcp_"/C_workspaceb_c_workstopinesk/v3/v3/v_ch_ch_jv3/v_cware_c_c_c_dcp_dcp_dcp/v3/v_dcp_dcp_jv3/v_
    已创建 CLB 方框图 SVG!
    已创建 CLB 方框图 HTML!

    ****构建完成****

    谢谢,此致,

    樱桃

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是否可以共享指向有效编译器版本的安装位置的链接?