This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C2.8346万:有关XTIFG配置的问题

Guru**** 2124260 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/576853/tms320c28346-questions-about-xtifg-configuration

部件号:TMS320C2.8346万

你好。

我有三个问题。

1.以下描述是否在sprfn4a文档 中出现错误?

  A."XRDACTIVE≧6"在第4.1 ,4.2 和4.3 部分中描述。  

    说明AR是指 (XRDACTIVE+WS+1) x tc(xtiim)。

    当AR≧6  是“XRDACTIVE≧5”时,我认为描述是正确的,不是吗?

  b.图14中解列了"XWRACTIVE = 2,XWRACTIVE = 4,XWRTRAIL = 2"。

   我认为正确的描述是 "XWRLEAD =2, XWRACTIVE=4, XWRTRAIL =2",不是吗?

2.如果问题 1-b的答案是“是”,为什么在“XWRLEAD =2”时描述图14,尽管“4.1 ,4.2 ,4.3 ”部分指定“XWRLEAD≧3”?

3.我的理解是否正确,XBANK寄存器中的BCYC和Bank Bit 的工作方式如下?

    步骤1。 默认Bank Bit (库位)设置为Zone 7 (区域7),并且访问Zone 7 (区域7)

    步骤2。 访问其它区域时,将在区域7和其它区域的访问时间之间插入XTIMCLK循环。  

   

此致,  

Uchida-k

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Uchida-san

    a."XRDACTIVE≧6"在第4.1 ,4.2 和4.3 部分中描述。  

        说明AR是指 (XRDACTIVE+WS+1) x tc(xtiim)。

        当AR≧6  是“XRDACTIVE≧5”时,我认为描述是正确的,不是吗? [/引述]

    您的理解是正确的。 这是已知问题,已在我们的系统中注册,以便在下一版本中修复。

    b."XWRACTIVE = 2,XWRACTIVE = 4,XWRTRAIL = 2"已在图14中解列。

       我认为正确的描述是 "XWRLEAD =2, XWRACTIVE=4, XWRTRAIL =2",不是吗? [/引述]

    正确。 这是打字错误。 我也会在下一个版本中提及此问题以进行修复。

    [引述] 2.如果问题 1-b的答案为"是",为什么在"XWRLEAD =2"时描述图14,尽管4.1 ,4.2 ,4.3 部分指定"XWRLEAD≧3"? [/引述]

    这些计时图仅作为示例,它们是在  不同的设备文档中创建 的,在某些情况下 ," XWRLEAD≧1"是有效的。 用户需要根据设备特定的限制使用正确的值。

    [报价] 3.我的理解是否正确,XBANK寄存器中的BCYC和Bank Bit 的工作方式与以下流程相同? [/引述]

    我稍后会再与您讨论这一个。

    此致,

    Vivek Singh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Vivek,

    感谢您的回复。

    我也在等待您就问题3进行联系。

    此致,

    Uchida-k

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Vivek,

    我是否可以提出其他问题?

    1.哪个写入跟踪周期无效或 XWRTRAIL = 00B时为0?

      当表7第27页的表7中的XWRTRAIL =00B时,SPRUFN4A时,写入追踪期间为空。

    2.您是否有工具可以检测到为大小调节器设置的无效值?

      例如,如果设置XRDACTIVE = 0,尽管 XRDACTIVE≧6根据 SPRUFN4A的第4节。

    3.如果您对上一篇文章中的以下问题有什么建议,请告诉我。

      ->我对XBANK寄存器中的BCYC和Bank Bit 的理解是否正确?  

      

    此致,

    Uchida-k

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Vivek,

    您是否有更新?

    此致,
    Uchida-k
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Uchida-san

    [引述]

    1.哪个写入跟踪周期无效或 XWRTRAIL = 00B时为0?

      当表7第27页的表7中的XWRTRAIL =00B时,SPRUFN4A时,写入追踪期间为空。 [/引述]

    它为空,因为XWRTRAIL =00B不是有效配置。

    [引述]

    2.您是否有工具可以检测到为大小调节器设置的无效值?

      例如,如果设置XRDACTIVE = 0,尽管 XRDACTIVE≧6根据 SPRUFN4A的第4节。 [/引述]

    很抱歉,我们没有此工具。

    [报价] ->  

    3.我的理解是否正确,XBANK寄存器中的BCYC和Bank Bit 的工作方式如下?

        步骤1。 默认Bank Bit (库位)设置为Zone 7 (区域7),并且访问Zone 7 (区域7)

        步骤2。 访问其它区域时,将在区域7和其它区域的访问时间之间插入XTIMCLK循环。   [/引述]

    您的理解是正确的。 另请参阅同一文档中的“5 Configuring XBANK Cycles”一节,了解有关此问题的更多信息。

    此致,

    Vivek Singh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Vivek,

    我理解。

    感谢您的回复。

    此致,

    Uchida-k