This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F2.8035万:ADCSOCA和EOC生成之间的额外延迟

Guru**** 2330830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/576017/tms320f28035-extra-delay-between-adcsoca-and-eoc-generation

部件号:TMS320F2.8035万

您好,

我正在尝试在 EPWM2A CTR =CMBB处生成SOC事件。 我能够在正确的位置使用GPIO查看ADCSOCA。 我还使用了另一个GPIO来查看使用ADCINT1生成EOC的情况。 但我看到这两次活动之间有很多延迟。 理想情况下,它们应该是一致的。 我缺少什么? ADCSOCA的宽度表示什么?  

此致,

Shiv

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Shiv,

    请将您的观察结果与数据表和ADC用户指南中的ADC时序图进行比较。  根据您的ADC设置,您看到的内容可能是合理的。

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Tommy,

    我已将INTPULSEPOS设置为0 (早期中断脉冲)。 所以我相信我的GPIO应该会在ADCSOCA中变为高。  ADCSOCA的宽度表示什么?  

    此致,

    Shiv

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Shiv,您好!

    触发器至SOC开始(从上图)= 2 ADDCLK

    最小S+H窗口= 7 ADCCLK

    ISR上下文交换机延迟=14 SYSCLK

    ISR中切换GPIO的时间=~4 SYSCLK

    如果ADCCLK = 30MHz且SYSCLK = 60MHz,则给出约9 * 33.3ns + 18 * 16.7ns = 600ns,这与您观察到的内容非常接近?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Devin,Tommy,

    ADCSOCA的宽度表示什么?

    此致,
    Shiv
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Shiv,您好!

    这是ADCSOCA触发事件的脉冲拉伸版本,可用于触发外部ADC。