This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F2.8335万:作为从属设备的最大SPI时钟频率

Guru**** 2584465 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/654161/tms320f28335-maximum-spi-clock-frequency-as-a-slave

部件号:TMS320F2.8335万

您好,

我作为SPI从属设备运行DSP @150 MHz。 我在文档中发现SPI时钟频率限制有一些混乱。

产品介绍SPRS439N:

  • (A)表5-34 (第66页)说明最大SPICLK频率(当时钟相位= 0时)可以是LSPCLK/4,这意味着75 MHz/4 = 18.75 MHz。 但还有一个注释(3),指出最大频率是硬固定的,等于12.5 MHz。
  • (B)表5-35 (第68页)说明最大SPICLK频率(当时钟相位= 1时)可以是LSPCLK/8,这意味着75 MHz/8 = 9.375 MHz。 但是还有一个注释(3),与以前一样,最大频率是硬固定的,等于12.5 MHz。

因此,我可以理解,有效限额是两者中较低的一个。 因此,在(a)种情况下,限制为12.5 MHz,在(b)种情况下,限制为9.375 MHz。

但是! SPI用户手册SPRUEU3A指出:

  • "SPI不再限于从机模式下的最大传输速率LSPCLK/8。 从机模式和主模式下的最大传输速率现在为LSPCLK/4",

这与(b)的情况相矛盾。 然而,数据表上一次修订是在2016年,而SPI手册上一次修订是在2009年。

问题1:对于(b)案例,哪些信息是正确的?

问题2:我的假设是12.5 MHz是此DSP的硬性限制,对吗?

此致,

黛尼乌斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dainius,

    我们一直在审查SPI计时参数,并了解到存在一些不一致之处,例如您注意到的不一致之处。

    简单地回答您的问题:SPRS439中表5-34/5-35中的脚注指出了从机模式下SPI的12.5 MHz硬限制。

    我已将更新后的表格列入供您参考。

    谢谢!
    标记

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的快速回复,Mark。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    很高兴能为你提供帮助。
    如果您有其他问题,请随时发布。

    谢谢!
    标记