请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TMS320F28335 您好!
我想知道 DSP TMS320F28335中 TRST 引脚的功能吗?
Xilinx/Altera FPGA 只能在4个 JTAG 引脚(TDO、TDI、TCK、TMS)上进行编程、那么为什么 DSP 需要 TRST 引脚?
提前感谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我想知道 DSP TMS320F28335中 TRST 引脚的功能吗?
Xilinx/Altera FPGA 只能在4个 JTAG 引脚(TDO、TDI、TCK、TMS)上进行编程、那么为什么 DSP 需要 TRST 引脚?
提前感谢。
安舒曼
TRSTn 引脚是 JTAG/IEEE 1149.1标准的可选(但已定义)部分。 它是一个低电平有效信号、用于将测试逻辑保持在复位状态。
它在大多数 TI DSP/MCU 器件中用于在没有此引脚的器件采用的 TCK/TMS 上门控测试逻辑与扫描序列。
无论如何、为了通过调试探针/JTAG 连接来调试器件、必须将这个引脚从复位状态(低电平到高电平引脚状态:0->3.3V)中退出。
TRSTn 的上升沿也会锁存 EMU0和 EMU1引脚的状态、具体取决于 F2833x 器件(和其他 C2000 MCU)。 对于正常调试连接、您应该在这两个引脚上都有一个上拉电阻(2.2k Ω-4.7k Ω)、以便锁存状态为高电平。
对于正常器件运行(未连接调试器)、TRSTn 需要保持"低电平"、我们建议在此引脚上放置一个2.2k Ω 的下拉电阻器、以将测试逻辑保持在复位状态。
最棒的
Matthew