您好!
我们计划在下一个电子产品设计中使用 F28388D。 这一 10µs 设计具有大量来自具有上拉和 RC 滤波功能的集电极开路电路的数字输入、因此通常具有相当慢的上升和下降时间、范围为几 μ s。
我已经查看了 F28388D 的数据表、了解转换速率的潜在限制(例如、旧的 SN74HC CMOS 逻辑系列就属于这种情况)-但找不到任何限制。 相反、正如数据表第7.6节中所述、所有 GPIO 似乎都具有150mV 的输入迟滞、我对此感到非常惊喜-因此我认为振荡不是问题。
现在、我们不能确定 不会出现潜在的问题、因此我的问题是、F28387D 的 GPIO 输入结构是否存在与慢速输入信号相结合的任何已知问题、这些问题可能会导致意外的器件行为、甚至损坏器件 (例如、由于 GPIO 输入缓冲器中的高击穿电流)。
我想指出 的是、我的问题 与 任何通信、存储器接口或类似的问题无关、当然、在这些问题上、时序是必不可少的。 这与"非关键"输入信号(例如瞬时开关)有关。
感谢您的反馈。 谢谢。
此致、
Sebastian