This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28388D:LSPCLK 配置

Guru**** 2516170 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/974235/tms320f28388d-lspclk-configuration

器件型号:TMS320F28388D

您好!

我对 LSPCLK 配置有疑问。 低速外设时钟分频器 LSPCLKDIV 是否可以使用不同的 CPU1和 CPU2值进行配置? 例如:CPU1配置 LSPCLK = SYSCLK/2、但 CPU2可以配置 SYSCLK/4、依此类推。

或者、

LSPCLKDIV 是一种通用配置、不能从每个 CPU 单独完成吗?

此致

Amulrass V

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    LSPCLKDIV 配置是 CLK_CFG_REGS 的一部分、可由 CPU1或 CPU2根据谁拥有时钟信号量进行配置(请参阅 CLKSEM 寄存器说明)。 为了使 CPU2控制此配置、CPU2必须首先通过配置 CLKSEM 寄存器来获取信号量。  

    希望这对您有所帮助。

    如果此回复已解决您的问题、请单击"验证答案"按钮。

    谢谢、此致

    Pramod