This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28069:SPI 时钟极性和相位问题

Guru**** 2560390 points
Other Parts Discussed in Thread: DRV8305

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/967988/tms320f28069-spi-clock-polarity-and-phase-question

器件型号:TMS320F28069
主题中讨论的其他器件:DRV8305

大家好、我是 SPI 的初学者。 我需要与 DRV8305通信、其数据表中规定"数据始终在 SCLK 的上升沿被探测"和"数据始终在 SCLK 的下降沿被捕捉"。 它还表示"CPOL (时钟极性)= 0且 CPHA (时钟相位)= 1"。 但 根据 F28069参考手册、这似乎与时钟极性和相位不一致。 在我看来、我应该根据下图(摘自 F28069参考手册)将时钟相位设置为0。 我在这里是否缺少任何内容?