请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TMS320F28379S 团队、
F28379S 数据表 SPRS881J 在第63页的第7.9.3.2.1.1节中提供了可使用的最小/最大晶体频率。
表7.9.3.2.1.2和7.9.3.2.1.3中的 X1时序要求也全部满足。
晶体频率所需的容差是多少? 频率是否会随时间推移而偏离1%或5%?
如果频率偏离了5%的加班时间、器件是否仍能安全运行?
在此特定用例中、使用的晶体为20Mhz、PLL 的 SYSCLK 为200MHz。
对于此配置、您是否预见到晶体容差导致的问题?
提前感谢、
A.