This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28379S:外部晶振稳定性容差?

Guru**** 2529560 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/995433/tms320f28379s-tolerance-on-ext-crystal-stability

器件型号:TMS320F28379S

团队、

F28379S 数据表 SPRS881J 在第63页的第7.9.3.2.1.1节中提供了可使用的最小/最大晶体频率。
表7.9.3.2.1.2和7.9.3.2.1.3中的 X1时序要求也全部满足。

晶体频率所需的容差是多少? 频率是否会随时间推移而偏离1%或5%?
如果频率偏离了5%的加班时间、器件是否仍能安全运行?

在此特定用例中、使用的晶体为20Mhz、PLL 的 SYSCLK 为200MHz。
对于此配置、您是否预见到晶体容差导致的问题?

提前感谢、

A.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    一、

       您引用的容差对于晶体不现实。 10MHz 至20MHz 晶体的在线审核显示、最大 PPM 为180PPM、相当于0.018%。 典型晶体在最坏情况下远低于50ppm。 只要设计使用这些晶体、在最大频率限制范围内这些可忽略不计的偏移就可以了。