我在一个系统上工作、在这个系统中、我通过一个10欧姆电阻器向 ADCB0输入一个电压、在边缘情况下、ADC 提供一个介于1.6V-2.2V (3V 基准)之间的非线性 ADC 计数偏移。 我将输入电阻更改为100欧姆、并在 ADCB0引脚和 VrefLoB 引脚之间添加了一个560pF 电容器、这解决了问题。 此硬件更改是否存在任何问题?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我在一个系统上工作、在这个系统中、我通过一个10欧姆电阻器向 ADCB0输入一个电压、在边缘情况下、ADC 提供一个介于1.6V-2.2V (3V 基准)之间的非线性 ADC 计数偏移。 我将输入电阻更改为100欧姆、并在 ADCB0引脚和 VrefLoB 引脚之间添加了一个560pF 电容器、这解决了问题。 此硬件更改是否存在任何问题?
尊敬的 Trevor:
10欧姆电阻器的另一侧是什么?
通常、需要在 ADC 引脚上具有一些电容。 当 ADC 采样时、采样开关关闭、引脚上的电压与 Ch.上的任何(随机和未知)电压相等。 在引脚上添加一个20 x Ch 的电容器(标称建议值)将使采样回冲保持在输入范围的5%左右。 这将有助于运算放大器等上游组件在整个输入范围内保持稳定、而无需进行宽压摆。 然后添加一些串联电阻、以确保驱动器(通常是运算放大器)在驱动外部(和器件内部)容性负载时保持稳定。
您可能还会发现、增大 ADC S+H 窗口(由 SOC 配置的 ACQPS 字段控制)一点也会有所帮助、因为这样、一旦关闭采样开关、驱动器就可以有更多的时间稳定下来。
另请查看以下 TI 高精度实验室培训: