This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28069:有关 F28069 3类 ADC#39的问题和转换时间

Guru**** 2587365 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/872556/tms320f28069-questions-regarding-f28069-type-3-adc-s-smapling-and-conversion-time

器件型号:TMS320F28069

您好专家、

我的客户希望优化 F280969的 ADC 性能、可能需要从您的数据表或 TRM 中获取一些详细信息。

在下图中:

F28069进行皮采样、可能需要转换两个 S/H 电路的输出。 在本例中、需要26个 ADCCLK 进行转换并获得结果。 转换电路如何工作? 是否有任何方法可以通过过度耗费转换过程的某些部分来缩短转换时间?

同样、它是否能够在下面的用例中与会话"转换0"和"转换1"重叠?

谢谢

谢尔登

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sheldon、

    就同步采样而言、该器件的优势是与 ADC 过程的电压采样部分重叠(如7个 ADC 时钟时间栏中所示)。  由于只有一个 ADC、因此样本的物理转换按时序进行、如时序图所示。  时域中引脚的状态、即捕获的电压、将是正确的。

    现在、如果客户有更多的采样需要进行、则下一个电压采样周期将在当前转换完成之前的7个周期内进行。  只要转换器正在运行、将来的任何采样都是如此。  这就像对 CPU 的流水线效应、即使当前转换完成、我们也会利用未使用的电路(在本例中为采样保持电路)。   不过、就像流水线一样、当 ADC 从空闲状态启动时、没有任何好处。

    最棒的

    Matthew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Matthew、

    您需要查看更多详细信息。 在图8-34条件中。

    在第二个 SOC 的采样+转换中、如果采样窗口从7个时钟周期增加到10个、采样窗口是否会从 A 点到 B 点开始?

    2.如果第二个 SOC 的采样窗口超过13、例如15、转换是否会从 D 点这样的点开始停止?

    3. BTW、S/H 电路与转换电路进行电气连接的时间有多长? 这个电气连接是否持续整个转换时钟?

    4.勘误案例"ADC: Initial Conversion"是否与首次转换时不确定的 S/H 窗口相关? 如果不是、这是如何导致的?

    谢谢

    谢尔登

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    答案内联:  

    在第二个 SOC 的采样+转换中、如果采样窗口从7个时钟周期增加到10个、采样窗口是否会从 A 点到 B 点开始?

    a1)是的、在采样完成前、转换过程将不会开始、因此在这种情况下、convision0将延迟3个 ADC 时钟周期

    2.如果第二个 SOC 的采样窗口超过13、例如15、转换是否会从 D 点这样的点开始停止?

    A2)正如图中所示、第一个 SOC 完成后、第二个 SOC 的转换立即开始、因为转换2的采样发生在第一个转换的最后7个周期内。  如果第二个采样的 S/H 持续时间大于7个 ADC 时钟、则第二个转换将被选择的超过7个时钟的时间延迟。

    3. BTW、S/H 电路与转换电路进行电气连接的时间有多长? 这个电气连接是否持续整个转换时钟?

    a3)连接仅在 ADC_ACQPS 寄存器设置中指定的时间内进行。  在上图中、S/H 电路仅在上面显示的7个 ADC 时钟周期内闭合

    4.勘误案例"ADC: Initial Conversion"是否与首次转换时不确定的 S/H 窗口相关? 如果不是、这是如何导致的?

    A4)初始转换的勘误表与未使用转换器时转换器本身的状态有关。  一旦采样、转换器始终处于已知状态、因此下一次转换不受影响。

    最棒的
    Matthew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 、Matthew、

    感谢您在此处提供详细的答案。 但是、我想进一步讨论您的答案、

    在第二个 SOC 的采样+转换中、如果采样窗口从7个时钟周期增加到10个、采样窗口是否会从 A 点到 B 点开始?

    a1)是的、在采样完成前、转换过程将不会开始、因此在这种情况下、convision0将延迟3个 ADC 时钟周期

    我想知道的是、SOC 2将有机会延长采样窗口的时间(最多可增加13个 ADCCLK)、从而延迟此处的"转换1"。 对吗?

    2.如果第二个 SOC 的采样窗口超过13、例如15、转换是否会从 D 点这样的点开始停止?

    A2)正如图中所示、第一个 SOC 完成后、第二个 SOC 的转换立即开始、因为转换2的采样发生在第一个转换的最后7个周期内。  如果第二个采样的 S/H 持续时间大于7个 ADC 时钟、则第二个转换将被选择的超过7个时钟的时间延迟。

    如果 SOC 2的采样窗口增加到10个 ADCCLK、它是否会更早地启动、例如从 A 点开始、而不会延迟"转换1"?

    3. BTW、S/H 电路与转换电路进行电气连接的时间有多长? 这个电气连接是否持续整个转换时钟?

    a3)连接仅在 ADC_ACQPS 寄存器设置中指定的时间内进行。  在上图中、S/H 电路仅在上面显示的7个 ADC 时钟周期内闭合

    我是说采样保持完成后的连接时间。 在这种情况下、S/H 电容器将连接到转换电路。 但是、它们连接在一起的时间有多长?

    谢谢

    谢尔登

     

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 、Matthew、

    感谢您在此处提供详细的答案。 但是、我想进一步讨论您的答案、

    在第二个 SOC 的采样+转换中、如果采样窗口从7个时钟周期增加到10个、采样窗口是否会从 A 点到 B 点开始?

    a1)是的、在采样完成前、转换过程将不会开始、因此在这种情况下、convision0将延迟3个 ADC 时钟周期

    我想知道的是、SOC 2将有机会延长采样窗口的时间(最多可增加13个 ADCCLK)、从而延迟此处的"转换1"。 对吗?

    A1.1)正确、下一个 S/H 窗口长度不会影响前一个采样的转换时间;在隔离情况下、S/H 阶段结束和转换完成之间将始终有13个 ADC 时钟。

    2.如果第二个 SOC 的采样窗口超过13、例如15、转换是否会从 D 点这样的点开始停止?

    A2)正如图中所示、第一个 SOC 完成后、第二个 SOC 的转换立即开始、因为转换2的采样发生在第一个转换的最后7个周期内。  如果第二个采样的 S/H 持续时间大于7个 ADC 时钟、则第二个转换将被选择的超过7个时钟的时间延迟。

    如果 SOC 2的采样窗口增加到10个 ADCCLK、它是否会更早地启动、例如从 A 点开始、而不会延迟"转换1"?

    A2.1)不能、在前一个转换开始后、下一个 S/H 窗口可以启动的最常见时间是6个 ADC 时钟。  此时、S/H 逻辑将可在当前转换完成时自由采样。

    3. BTW、S/H 电路与转换电路进行电气连接的时间有多长? 这个电气连接是否持续整个转换时钟?

    a3)连接仅在 ADC_ACQPS 寄存器设置中指定的时间内进行。  在上图中、S/H 电路仅在上面显示的7个 ADC 时钟周期内闭合

    我是说采样保持完成后的连接时间。 在这种情况下、S/H 电容器将连接到转换电路。 但是、它们连接在一起的时间有多长?

    A3.1)我现在更好地理解、这与我的答案 A2.1相关、S/H 电路仍在转换的前6个 ADC 时钟周期中使用、之后可以自由开始下一个采样。

    谢谢

    谢尔登