您好!
我们从客户那里得到一些关于 Potenza CMPSS DAC 精度的问题、并随附这些问题。
此致、Holger
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我们从客户那里得到一些关于 Potenza CMPSS DAC 精度的问题、并随附这些问题。
此致、Holger
您好、Holger、
在线回答您的问题:
1.他们是否已经考虑了 CMPSS-DAC 的正确容差?
[FA]如果您查看 CMPSS-DAC 的总误差、则可以使用均方根方法。 公式如下:
但是、请记住、使用 RSS 有点悲观、因为您很难找到增益误差、偏移误差和 inl 最差的器件。 此外、INL 误差已经包括 DNL 误差。
2.如何考虑增益/偏移或数据表中的所有其他项?
[FA]见上文。
我们最终可以实现的最小 Vref 范围是多少?
[FA]我不明白您的意思。 您能展开吗?
4. DAC 数据表值 “DAC 代码变化”? 这意味着什么?
[FA]如第3个脚注所示、在 CMPSS 内、当一个比较器跳闸时、它会暂时干扰另一个比较器的幅度和持续时间、如数据表中所示。
5.在 Vref 监测中应考虑哪些值以及如何考虑?
[FA]我不明白您的意思。 您能展开吗?
6.关于 BUF-DAC 电压基准和修整的进一步问题。 下表显示了使用外部电压基准时 DAC 的最大输出为2.5V。 是这样吗?有没有理由这样做?
[FA] 2.5V 是表中使用的测试条件。 请参阅数据表中允许的基准电压范围。
7.在 DAC 调整寄存器上,它在文档中似乎有一个位置表示它“必须调整”,另一个位置表示它“不应修改”。 您能解释一下我们对此有何建议吗?
[FA]正如修整过程所示、如果您在2.5V 基准电压下使用缓冲 DAC、则无需进行任何调整。