This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CCS/TMS320F28027:无法将 TMS320F28027处理器与 F280049C Launchpad 附带的板载 XDS110 USB 调试探针连接

Guru**** 2522770 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/955166/ccs-tms320f28027-unable-to-connect-tms320f28027-processor-with-the-onboard-xds110-usb-debug-probe-which-comes-with-the-f280049c-launchpad

器件型号:TMS320F28027

工具/软件:Code Composer Studio

我使用的是 CCS 版本10、并附上了下面目标配置的屏幕截图。

当我按下"Test Connection"时、我收到以下错误:

[开始:德州仪器 XDS110 USB 调试探针]

执行以下命令:

%CCS_base%/common/uscif/dbgjtag -f %boarddatafil文件%-RV -o -S 完整性

[结果]


---- [打印电路板配置路径名]---------------

C:\Users\HP\AppData\Local\TEXASI~1\CCS\ccs1010\
0\0\BrdDat\testBoard.dat

---- [打印重置命令软件日志文件]-----------------

此实用程序已选择100或510类产品。
此实用程序将加载适配器'jioxds110.dll'。
库构建日期为"2020年7月"。
库构建时间为'21:10:18'。
库软件包版本为'9.2.0.00002'。
库组件版本为'35.0.0'。
控制器不使用可编程 FPGA。
控制器的版本号为'5'(0x00000005)。
控制器的插入长度为"0"(0x00000000)。
此实用程序将尝试重置控制器。
此实用程序已成功重置控制器。

---- [打印重置命令硬件日志文件]-----------------

扫描路径将通过切换 JTAG TRST 信号进行复位。
控制器是具有 USB 接口的 XDS110。
从控制器到目标的链路是直接的(不带电缆)。
该软件配置为 XDS110功能。
控制器无法监控 EMU[0]引脚上的值。
控制器无法监控 EMU[1]引脚上的值。
控制器无法控制输出引脚上的时序。
控制器无法控制输入引脚上的时序。
扫描路径链路延迟已精确设置为"0"(0x0000)。

---- [发生了错误,该实用程序已中止]-----

此错误由 TI 的 USCIF 驱动程序或实用程序生成。

值为'-234'(0xffff16)。
标题为"SC_ERR_PATH_IR_BLOCed"。

说明如下:
指令扫描路径不能循环位、它可能会损坏。
尝试扫描 JTAG 指令寄存器失败。
目标的 JTAG 指令路径似乎已断开
卡在一个或卡在零的故障。

[结束:德州仪器 XDS110 USB 调试探针]

我确信我的 XDS110调试探针能够正常工作、因为我已经在 F28021电路板上对其进行了测试。 该错误最有可能出现在我的 F28027板的硬件部分。 我还随附了原理图的屏幕截图、其中显示了 JTAG 与 F28027处理器的连接。

跳线"JP1"短接以使处理器处于编程模式、稍后将其移除。

如果有人能为我解决这个问题、我将不胜感激。

提前感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Mokan、

    感谢您访问 C2000 E2E 论坛。  我认为问题是 F280049C 上的 JTAG 实现是 cJTAG、其中 F28027需要标准 JTAG 连接。

    您应该仍然能够使其正常工作、但您需要手动驱动 TRSTn 信号、当您准备好连接时、您需要将此信号驱动至 VDDIO 电平、以使测试逻辑退出复位状态。  完成此操作后、您应该能够连接其余的 JTAG 信号。

    您将需要在调试期间保持 TRSTn 引脚为高电平。

    最棒的

    Matthew