我已将 CPU2配置为 OTP 引导控制寄存器为0x00000B5A,但 CPU2仍无法从闪存引导。 请为两个内核的引导至闪存过程提供适当的文档。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我已将 CPU2配置为 OTP 引导控制寄存器为0x00000B5A,但 CPU2仍无法从闪存引导。 请为两个内核的引导至闪存过程提供适当的文档。
我正在使用320f28377d launchpad 当调试器已连接且两个内核均正常工作时、我能够对两个内核进行编程 、然后我断开 调试器并下拉 TRST 引脚、然后重新连接 调试器(USB 电缆)、只有 CPU1正常工作。
另一个观察结果是、当我 下拉 TRST 引脚和 GPIO 72&84并重新连接 调试器时、CPU1仍在工作。
我感到困惑 的是、当我从 CPU1下拉 GPIO 72&84引导至闪存时、也不应发生这种情况。
好的、可以理解、但电源也是通过 LaunchPad 中的 USB 电缆生成的、因此 POR 应该可以正常工作。但 正如您所说 的、 当 GPIO72和 GPIO84下拉时、一旦我复位 CPU1就不工作了。 否则它可以正常工作。
在 CPU2中,我正在运行 EPWM5。 它可以与调试器配合使用。 我已在 EPWM5的 CPU1命令寄存器中进行配置 。 您能否建议在 CPU1和 CPU2闪存设置中完成设置、以便通过闪存引导。