This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28375S:内部 ADC 信号-最短采集时间(TSH)

Guru**** 2027820 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/808876/tms320f28375s-internal-adc-signals---minimum-acquisition-time-tsh

器件型号:TMS320F28375S

对内部 ADC 信号进行采样时、ACQPS 的绝对最短时间是多少? 我知道采样窗口必须至少为1个 ADCCLK、16位的最小采样持续时间为320ns、12位的最小采样持续时间为75ns;我的问题是、我是否应该考虑除我刚才列出的限制之外的任何其他因素。

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Lenio:

    与开路短路电路的连接会经过定义的阻抗、因此您可以很轻松地计算预计的 S+H 持续时间。

    通过内部通道的缓冲 DAC 输出应该非常强、但输出引脚上通常不会有太大的电容(最大容性负载为100pF)。  在这种情况下、您可能需要更长的 S+H、因为采样会导致 DAC 输出电压升高(由于流入 ADC 采样电容器的浪涌电流)、然后 DAC 必须使输出稳定。   

    内部 VREFLO 连接通常应允许短的 S+H 时间、但输入端的电容不足以充当"飞轮电容"、因此您可能需要留出一些额外的时间。   

    不确定是否缺少其他内部连接?