大家好、
以下是客户提出的问题、可能需要您的帮助:
CMPSS -斜坡发生器:
EPWM1用于生成 EPWM1SYNCPER、DAC +引脚连接到1.1V、DAC -引脚连接到斜坡发生器、CRTIPOUTH 到 OUTPUTXABR 输出由数字滤波器输出、预期结果应为低-高、 但信号始终为高电平、 并且在 rampSTS 上看不到下降。

CMPSS 和斜坡配置如下所示为:Ω
//myCMPSS0初始化
//设置高比较器的配置。
CMPSS_CONFIGHighComparator (myCMPSS0_BASE、(CMPSS_INSRC_DAC));
//设置高比较器的配置。
CMPSS_CONFIGLowComparator (myCMPSS0_BASE、(CMPSS_INSRC_DAC));
//设置内部比较器 DAC 的配置。
CMPSS_CONFIGDAC (myCMPSS0_BASE、(CMPSS_DACVAL_SYSCLK | CMPSS_DACREF_VDDA | CMPSS_DACSRC_RAMP));
//设置高比较器的内部 DAC 值。
CMPSS_setDACValueHigh (myCMPSS0_BASE、0U);
//设置低比较器的内部 DAC 的值。
CMPSS_setDACValueLow (myCMPSS0_BASE、0U);
//配置高比较器的数字滤波器。
CMPSS_CONFIGFilterHigh (myCMPSS0_BASE、0U、1U、1U);
//配置低比较器的数字滤波器。
CMPSS_CONFIGFilterLow (myCMPSS0_BASE、0U、1U、1U);
//初始化高比较器的数字滤波器。
CMPSS_initFilterHigh (myCMPSS0_BASE);
//设置高电平比较器的输出信号配置。
CMPSS_CONFIGOutputsHigh (myCMPSS0_BASE、(CMPSS_TRIPOUT_FILTER | CMPSS_TRIP_FILTER));
//设置低电平比较器的输出信号配置。
CMPSS_CONFIGOutputsLow (myCMPSS0_BASE、(CMPSS_TRIPOUT_ASYNC_COMP | CMPSS_TRIP_ASYNC_COMP));
//设置比较器迟滞设置。
CMPSS_set迟滞(myCMPSS0_BASE、0U);
//配置比较器子系统的斜坡发生器。
CMPSS_CONFIGRAMP (myCMPSS0_BASE、4000U、1U、1U、1U、true);
//禁用 PWMSYNC 上高比较器数字滤波器输出锁存的复位
CMPSS_disableLatchResetOnPWMSYNCHigh (myCMPSS0_BASE);
//禁用 PWMSYNC 上低比较器数字滤波器输出锁存的复位
CMPSS_disableLatchResetOnPWMSYNCLow (myCMPSS0_BASE);
//配置数字滤波器锁存器是否由 PWMSYNC 复位
CMPSS_CONFIGLatchOnPWMSYNC (myCMPSS0_BASE、false、false);
//启用 CMPSS 模块。
CMPSS_enableModule (myCMPSS0_BASE);
// CMPSS DAC 加电延迟。
DEVICE_DELAY_US (500);
结果如下:
通道1:EPWM1SYNCPER
通道 2:CRTIPOUTH 至 OUTPUTXABR 输出
通道 3:DAC +引脚


您可以帮助检查此案例吗? 谢谢。
此致、
樱桃