请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TMS320F28027 工具/软件:Code Composer Studio
我正在使用 TMS320F28027、看起来 SPI 的最低时钟频率可通过60MHz CPU CLK 实现33.48Khz (=60MHz/(14*128))。 最低 LSPCLK=SYSCLKOUT/14、最低 SPIBR=LSPCLK/128。
是否可以在不将 CPUCLK 从60MHz 降低的情况下将 SPIBRR 降低到更低的水平。 请评论!!