This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28035:时钟倍频器和分频器

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/622687/tms320f28035-clock-multiplier-and-divider

器件型号:TMS320F28035

您好!  

SYSCLK=OSCCLK*PLLCR[DIV]/PLLSTS[DIVSEL]、所以我选择  

PLLCR[DIV]=10、 PLLSTS[DIVSEL]=2

或 PLLCR[DIV]=5、 PLLSTS[DIVSEL]=1

我将具有相同的 SYSCLK、那么区别是什么、哪一个更好?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Howard、

    有多种选项可支持各种输入时钟和 SYSCLK 速度。

    只要满足最小 PLL 输出频率、您就可以使用任意组合:

    Tommy