This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28377S:C2000主振荡器过冲

Guru**** 2477065 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/742098/tms320f28377s-c2000-main-oscillator-overshoot

器件型号:TMS320F28377S

我与一位客户合作、他观察到主振荡器的输入上有相当多的过冲。  我想知道这是否正常、或者我们是否有任何可以建议的技术来减少它。  这是否违反器件的工作规格?

谢谢、

Stuart

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Stuart:

    当您在未连接器件的情况下仅测量振荡器本身的输出时、您是否仍然看到过冲?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Stuart:

    您能否回复上一个查询?

    或者、如果问题得到解决、请告知我们。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Frank:

    我使用相同的示波器来测试同一 PCBA 中同一接地的两个 CLK 输入信号、 一个进入 FPGA、另一个进入定义、差异是在  FPGA Y2的引脚3附近增加了一个串联27.4欧姆的线路、 根据 SI 工程师的建议,这种分辨率可用于降低过冲值,因为 clk 芯片和 Defino 之间的距离比 CLK 芯片和 FPGA 之间的距离更短,所以我们不在此处添加这种分辨率。 但是、define IO 的3.3V 逻辑电平的过冲超过4V、不确定是否可以接受、我们在规格中找不到有关过冲和下冲定义的参考、因此您能否给出该值的参考、 估计芯片的风险,是否对生命周期或其他方面有任何其他影响? 您不需要担心设备(我已经检查过该设备的状况、没有类似的过冲评估)、 如果您的侧无法承受高于4V 的过冲值、我将在 引脚3 和定义之间添加相同的27.4欧姆分辨率系列、因此应该不仅改善  过冲、还改善下冲。

    同一 PCBA 中同一接地的 FPGA INP CLK 的过冲测试捕捉、 大约为3.8V  

    王祖

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Zhuo、

    我觉得这就像一个补偿不足的示波器探针。 下面的2个捕获说明了我的意思。 在示波器上监控的同一信号。 在首次捕获中、探头补偿不足、您可以看到明显的过冲和下冲。 在第二次捕获中、探针得到了完美补偿、没有过冲或下冲。

    但是、如果您确信这不是补偿不足的示波器探针问题、并且过冲和下冲是真实的、则表明您的信号超出了 X1输入电平。 请参阅我从数据表中提取的以下屏幕截图。 X1电平不应高于 VDDIO 0.3V 或低于 GND 0.3V。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Zhuo、

    这是否解决了? 您对此还有疑问吗?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Frank:

    3.6V 是最大限制输入逻辑值、我的理解是恒 定输入最大电压为3.6V、但过冲是瞬态 峰值、当信号发生在1->0或0->1的边沿时、实际上过冲可能超过最大逻辑值、  我曾经使用 FPGA 检查过这一点、因为对于其他 HSI 接口逻辑电平有同样的问题、他们的工程师提供了两个选项卡供参考、 在  单独的表中、已注意过冲值和逻辑最大值的不同定义:他说过冲可以使 IMPECT 达到寿命、但4V 正常、 但使用寿命更短、因此无论 defino 是否具有不同的开尔图定义、 您是否有针对 IO/CLK 应用的其他疑难解答、无论过冲大于3.6V 的情况是否在其他公司的开板中发现、  都可以将交流产品中的瞬态峰值电压保持在3.6V 以下、这是不可避免的、

    谢谢

    王祖

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。


    您可能会遇到传输线路终端问题。 我现在更深入地研究一下这个问题、明天会回来。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。


    您可能已经知道这一点、但我相信您看到的只是阻抗不匹配的反射、因为由于高频率、您的电路板走线变为传输线。 网上有许多材料对此进行了解释。

    您必须正确端接您的信号。 您必须在源和目标处终止。 但通常、一端的端接就足够了。 因此、要么在源端(靠近振荡器)进行串联端接、要么在目标端(靠近器件)进行并联端接。 我认为您在之前的帖子中选择了正确的路径、但您可能在错误的结尾执行了序列终止 您可能需要计算布线的特性阻抗以找到所需的端接电阻、但您可能只需使用一系列电阻器进行实验、直至获得所需的值。

    请尝试一下、并让我们知道它是如何发展的。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    周您好、

    对此进行了任何更新? 现在解决了吗?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    周您好、

    我们从您那里听说过、已经有一段时间了。 我将假定您的问题已解决、因此将此主题标记为已关闭。 如果情况并非如此、请回复此主题、如果由于不活动而锁定、请创建一个新主题。