请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TMS320C28346 我知道现有的时钟停止模式配置未定义、无法保证运行。 McBSP 将用作 SPI 主器件、因此我将在修订版中将 CLKSTP/CLKXP/CLKRP 配置为1100b (根据表6-2定义的状态)。
我想进一步澄清 CLKRM 位。 我知道、由于 CKLSTP= 11b、信号无关紧要。 不过、我仍然想知道现有设计(MCLKR 引脚配置为输出引脚、同时也由非同步外部源驱动)是否可能影响 McBSP 内部芯片硬件的正常运行(噪声干扰、MOS 栅极饱和、闩锁等)。 并导致数据接收错误。 请注意、帧同步引脚也由外部源驱动。 我打算修改配置、将这两个引脚定义为输入引脚(CLKRM=0和 FSRM=0)、即使我不使用这些信号。 这样、我就不需要在现有系统中更改硬件板来删除外部驱动器信号;更容易下载新固件版本来消除这些引脚上的驱动器信号冲突情况。