This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28379D:使用 SysConfig 设置 DMA 以从 ADC 获取数据

Guru**** 2381660 points
Other Parts Discussed in Thread: SYSCONFIG
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1213196/tms320f28379d-using-sysconfig-setting-dma-to-get-data-form-adc

器件型号:TMS320F28379D
"Thread:SysConfig"中讨论的其他器件

Hello 支持、

我正在尝试初始化 DMA (使用 SysConfig 工具)以从 ADC C 收集数据。但是、当我将"Source Address Input Type"字段设置为"Linked to Peripheral"时、收到错误消息"Linking to a peripheral has been configured as a submodule of peripheral"。

我的理解是、我必须在 ADC 配置中指定 DMA、但我找不到将 ADC 结果指向 DMA 的必需字段。

如何快速解决此问题?

谢谢你。

此致、
利昂

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    连接到外设特性目前仅适用于 SPI!

    对于所有其他模式、请使用其他两种模式并放置您希望使用的存储器的地址。

    NIMA

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nima:

    感谢您的答复。 我了解。 我将使用 ADC 结果寄存器的直接地址。

    您是否知道 DMA 是否将在 SysConfig 工具中完全实现?

    此致、
    利昂

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    可以。 我们将其作为待办事项。 但尚未将其列为优先事项。 应该在未来版本中实施、并在发行说明中详细说明。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    NIMA、

    我有一个关于使用 SysConfig 工具设置 DMA 的后续问题。 我尝试了对起始地址使用手动模式、并放置了 ADCC 结果寄存器(0xB40)的地址。 生成的代码"dma_configAddresses (dmaADC500K_base、adcDataBuffer、2880);"使用数字而不是指针、并与 dma_configAddress 函数定义(在 dma.h 中)相冲突。

    在使用可变/函数模式作为目标地址时遇到的第二个问题。 我在主文件"uint16_t adcDataBuffer[4096];"中声明了"adcDataBuffer"变量。 我在 SysConfig 文件中放置了数组的名称:

    这是生成的代码:

    我在工程编译期间收到以下错误:

    您能帮助我解决这些问题吗?

    谢谢你。

    此致、
    利昂

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    此数字不是导致生成错误的原因。 我刚刚完成了这个、它能够完成。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这就是您要对 ADC 缓冲器 ptr 执行的操作。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Nima 您好!

    首先我要感谢您的持续支持。 感谢您的时间和帮助。

    周末我导入了一个示例项目 dma_ex1_gsram_transfer、并查看了您所推荐的解决方案。 然而,在周末,当我使用 SysConfig 实施 DMA 驱动程序时,我不断收到错误#10099-D"程序将不适合可用内存"。 我自己实现了驱动程序(没有 SysConfig 工具)、并且没有接收到内存错误。 我比较了两种实现方式之间的存储器分配:

    SysConfig 实现

    非 SysConfig 实现


    我的 2837xD_RAM_lnk_cpu1.cmd 文件:

    MEMORY
    {
    PAGE 0 :
       /* BEGIN is used for the "boot to SARAM" bootloader mode   */
    
       BEGIN            : origin = 0x000000, length = 0x000002
       RAMM0            : origin = 0x000123, length = 0x0002DD
       RAMD0            : origin = 0x00B000, length = 0x000800
       RAMLS0           : origin = 0x008000, length = 0x000800
       RAMLS1           : origin = 0x008800, length = 0x000800
       RAMLS2           : origin = 0x009000, length = 0x000800
       RAMLS3           : origin = 0x009800, length = 0x000800
       RAMLS4           : origin = 0x00A000, length = 0x000800
       RESET            : origin = 0x3FFFC0, length = 0x000002
    
      /* Flash sectors */
       FLASHA           : origin = 0x080002, length = 0x001FFE	/* on-chip Flash */
       FLASHB           : origin = 0x082000, length = 0x002000	/* on-chip Flash */
       FLASHC           : origin = 0x084000, length = 0x002000	/* on-chip Flash */
       FLASHD           : origin = 0x086000, length = 0x002000	/* on-chip Flash */
       FLASHE           : origin = 0x088000, length = 0x008000	/* on-chip Flash */
       FLASHF           : origin = 0x090000, length = 0x008000	/* on-chip Flash */
       FLASHG           : origin = 0x098000, length = 0x008000	/* on-chip Flash */
       FLASHH           : origin = 0x0A0000, length = 0x008000	/* on-chip Flash */
       FLASHI           : origin = 0x0A8000, length = 0x008000	/* on-chip Flash */
       FLASHJ           : origin = 0x0B0000, length = 0x008000	/* on-chip Flash */
       FLASHK           : origin = 0x0B8000, length = 0x002000	/* on-chip Flash */
       FLASHL           : origin = 0x0BA000, length = 0x002000	/* on-chip Flash */
       FLASHM           : origin = 0x0BC000, length = 0x002000	/* on-chip Flash */
       FLASHN           : origin = 0x0BE000, length = 0x001FF0	/* on-chip Flash */
    
    //   FLASHN_RSVD     : origin = 0x0BFFF0, length = 0x000010    /* Reserve and do not use for code as per the errata advisory "Memory: Prefetching Beyond Valid Memory" */
    
    PAGE 1 :
    
       BOOT_RSVD       : origin = 0x000002, length = 0x000121     /* Part of M0, BOOT rom will use this for stack */
       RAMM1           : origin = 0x000400, length = 0x0003F8     /* on-chip RAM block M1 */
    //   RAMM1_RSVD      : origin = 0x0007F8, length = 0x000008     /* Reserve and do not use for code as per the errata advisory "Memory: Prefetching Beyond Valid Memory" */
       RAMD1           : origin = 0x00B800, length = 0x000800
    
       RAMLS5      : origin = 0x00A800, length = 0x000800
    
       RAMGS0      : origin = 0x00C000, length = 0x001000
       RAMGS1      : origin = 0x00D000, length = 0x001000
       RAMGS2      : origin = 0x00E000, length = 0x001000
       RAMGS3      : origin = 0x00F000, length = 0x001000
       RAMGS4      : origin = 0x010000, length = 0x001000
       RAMGS5      : origin = 0x011000, length = 0x001000
       RAMGS6      : origin = 0x012000, length = 0x001000
       RAMGS7      : origin = 0x013000, length = 0x001000
       RAMGS8      : origin = 0x014000, length = 0x001000
       RAMGS9      : origin = 0x015000, length = 0x001000
       RAMGS10     : origin = 0x016000, length = 0x001000
    
    //   RAMGS11     : origin = 0x017000, length = 0x000FF8   /* Uncomment for F28374D, F28376D devices */
    
    //   RAMGS11_RSVD : origin = 0x017FF8, length = 0x000008    /* Reserve and do not use for code as per the errata advisory "Memory: Prefetching Beyond Valid Memory" */
    
       RAMGS11     : origin = 0x017000, length = 0x002000
       RAMGS13     : origin = 0x019000, length = 0x002000
       RAMGS15     : origin = 0x01B000, length = 0x000FF8     /* Only Available on F28379D, F28377D, F28375D devices. Remove line on other devices. */
       
    //   RAMGS15_RSVD : origin = 0x01BFF8, length = 0x000008    /* Reserve and do not use for code as per the errata advisory "Memory: Prefetching Beyond Valid Memory" */
                                                                /* Only on F28379D, F28377D, F28375D devices. Remove line on other devices. */
    
       CPU2TOCPU1RAM   : origin = 0x03F800, length = 0x000400
       CPU1TOCPU2RAM   : origin = 0x03FC00, length = 0x000400
    
       CANA_MSG_RAM     : origin = 0x049000, length = 0x000800
       CANB_MSG_RAM     : origin = 0x04B000, length = 0x000800
    }
    
    
    SECTIONS
    {
       codestart        : > BEGIN,     PAGE = 0
       .text            : >> RAMD0 |  RAMLS0 | RAMLS1 | RAMLS2 | RAMLS3 | RAMLS4,   PAGE = 0
       .cinit           : > RAMM0,     PAGE = 0
       .switch          : > RAMM0,     PAGE = 0
       .reset           : > RESET,     PAGE = 0, TYPE = DSECT /* not used, */
       .stack           : > RAMM1,     PAGE = 1
    
    #if defined(__TI_EABI__)
       .bss				: >> RAMLS5 | RAMGS13 | RAMGS11,		PAGE = 1
       .bss:output      : > RAMLS3,    PAGE = 0
       .init_array      : > RAMM0,     PAGE = 0
       .const           : > RAMLS5,    PAGE = 1
       .data            : > RAMLS5,    PAGE = 1
       .sysmem          : > RAMLS5,    PAGE = 1
    #else
       .pinit           : > RAMM0,     PAGE = 0
       .ebss            : > RAMLS5,    PAGE = 1
       .econst          : > RAMLS5,    PAGE = 1
       .esysmem         : > RAMLS5,    PAGE = 1
    #endif
    
       Filter_RegsFile  : > RAMGS0,    PAGE = 1
    
    
       ramgs0           : > RAMGS0,    PAGE = 1
       ramgs1           : > RAMGS1,    PAGE = 1
    
    #ifdef __TI_COMPILER_VERSION__
       #if __TI_COMPILER_VERSION__ >= 15009000
        .TI.ramfunc : {} > RAMM0,      PAGE = 0
       #else
        ramfuncs    : > RAMM0      PAGE = 0   
       #endif
    #endif
    
       /* The following section definitions are required when using the IPC API Drivers */
        GROUP : > CPU1TOCPU2RAM, PAGE = 1
        {
            PUTBUFFER
            PUTWRITEIDX
            GETREADIDX
        }
    
        GROUP : > CPU2TOCPU1RAM, PAGE = 1
        {
            GETBUFFER :    TYPE = DSECT
            GETWRITEIDX :  TYPE = DSECT
            PUTREADIDX :   TYPE = DSECT
        }
    
        /* The following section definition are for SDFM examples */
       Filter1_RegsFile : > RAMGS1, PAGE = 1, fill=0x1111
       Filter2_RegsFile : > RAMGS2, PAGE = 1, fill=0x2222
       Filter3_RegsFile : > RAMGS3, PAGE = 1, fill=0x3333
       Filter4_RegsFile : > RAMGS4, PAGE = 1, fill=0x4444
       Difference_RegsFile : >RAMGS5,   PAGE = 1, fill=0x3333
    }
    
    /*
    //===========================================================================
    // End of file.
    //===========================================================================
    */

    您认为发生此类错误的任何原因吗?

    谢谢你。

    此致、
    利昂

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您知道导致内存分配失败的原因吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Leon:

    失败时、它试图将 ADC 缓冲器放在何处? 控制台中应该有错误!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    NIMA、

    我不确定我是否正确理解问题。 adcDataBuffer 数组位于 RAMGS13位置

    这是定义变量的方式

    uint16_t adcDataBuffer[2*ADC_BUFFER_SIZE];
    const void * adcDataBufferPtr = (const void *)adcDataBuffer;

    这是在 board.c 文件中生成的代码:

    void dmaADC500K_init(){
        DMA_setEmulationMode(DMA_EMULATION_FREE_RUN);
        DMA_configAddresses(dmaADC500K_BASE, adcDataBufferPtr, 2880);
        DMA_configBurst(dmaADC500K_BASE, 1U, 0, 0);
        DMA_configTransfer(dmaADC500K_BASE, 4096U, 0, 1);
        DMA_configWrap(dmaADC500K_BASE, 65535U, 0, 65535U, 0);
        DMA_configMode(dmaADC500K_BASE, DMA_TRIGGER_EPWM3SOCA, DMA_CFG_ONESHOT_DISABLE | DMA_CFG_CONTINUOUS_ENABLE | DMA_CFG_SIZE_16BIT);
        DMA_setInterruptMode(dmaADC500K_BASE, DMA_INT_AT_END);
        DMA_enableInterrupt(dmaADC500K_BASE);
        DMA_disableOverrunInterrupt(dmaADC500K_BASE);
        DMA_enableTrigger(dmaADC500K_BASE);
        DMA_stopChannel(dmaADC500K_BASE);
    }

    请告诉我我是否能够回答您的问题。

    此致、
    利昂

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在故障情况下该怎么办? 它试图将它放在何处?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    对于两种情形、它将其置于相同的位置。  

    错误与".text"段有关:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在第一种情况下看起来、它将 ADC 缓冲器放在 RAMGS 中、但在第二种情况下、它试图将其放在它不适合的 RAMLS 中。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nima:

    很抱歉回复被延迟。

    在这两种情况下、ADC 缓冲器都放置在 RAMGS13中。 然而、随着我不断探究该错误、从 board.c 文件生成的目标文件似乎变得太大、无法容纳一个 RAM 段。 我修改了链接器文件、以创建一个更大的 RAM 段:

    MEMORY
    {
    PAGE 0 :  
       BEGIN            : origin = 0x000000, length = 0x000002
       RAMM0            : origin = 0x000123, length = 0x0002DD
       RAMD0            : origin = 0x00B000, length = 0x000800
       RAMLS0           : origin = 0x008000, length = 0x000800
       RAMLS1           : origin = 0x008800, length = 0x000800
       RAMLS2           : origin = 0x009000, length = 0x000800
    //   RAMLS3           : origin = 0x009800, length = 0x000800
    //   RAMLS4           : origin = 0x00A000, length = 0x000800
       RAMLS3			: origin = 0x009800, length = 0x001000
       RESET            : origin = 0x3FFFC0, length = 0x000002

    SECTIONS
    {
       codestart        : > BEGIN,     PAGE = 0
    //   .text            : >> RAMD0 |  RAMLS0 | RAMLS1 | RAMLS2 | RAMLS3 | RAMLS4,   PAGE = 0
       .text            : >> RAMD0 |  RAMLS0 | RAMLS1 | RAMLS2 | RAMLS3,   PAGE = 0
       .cinit           : > RAMM0,     PAGE = 0
       .switch          : > RAMM0,     PAGE = 0
       .reset           : > RESET,     PAGE = 0, TYPE = DSECT /* not used, */
       .stack           : > RAMM1,     PAGE = 1

    进行以下修改后、我的代码与 SysConfig 工具生成的代码正确编译。

    再次感谢您的支持。 感谢您的全力帮助。

    此致、
    利昂

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很有道理。 根据您在 Board.c 中添加用于初始化的量、文件的大小会变得越来越大。 很高兴您发现了错误。