Thread 中讨论的其他器件:C2000WARE,, SysConfig
您好、TI 专家!
在查阅 TI 文档(由实际的 C2000Ware 版本提供)之后、
即 TMS320F28388D 控制卡模块的原理图(MCU063B(003).pdf)
参考以太网端口(请参阅所附的屏幕截图)
我们尝试在 F28388D MCU 的现有引脚配置中实现以太网 MII 端口的引脚分配配置(通过 TI 系统配置实用程序) 、其中 EMIF1端口(16位)也是必不可少的("必须有")要求。
大多数引脚分配要求(按照 TI 的以太网端口配置原理图的要求)都可以轻松合并到我们之前的设计中。
在尝试 对 TX_CLK 信号强制执行 GPIO44分配时(根据 TI 的原理图)、可能出现引脚分配问题(同一 MCU 引脚排列中 EMIF1和以太网端口之间的资源冲突)、
以及当我们尝试为 TX_D0信号强制执行 GPIO75分配时(根据 TI 的原理图)。
我们设计自己的基于 F28388D 的电路板、即我们不限于 F28388D 控制卡限制、但希望根据 TI 参考(尽可能)提供原理图(适用于所有 F28388D 端口、包括以太网和 EMIF1 16位)。
在这两种情况下 、TI 实用程序(TI 系统配置)均报告与 EMIF1接口所需的某些信号(该 EMIF1信号没有替代信号!)发生资源冲突。 请参考下表...
F28388D MCU F28388D 控制卡 信号 GPIOx 要求 上一页 TI SYSCFG 新 TI SYSCFG
BGA337引脚名称 TI 原理图(ETH MII 端口) (来自 TI 原理图) (焊球引脚名称) (焊球引脚名称)
1 TX_EN/TX_CTRL MCU_GPIO118 GPIO118 任意(T12) T12 (GPIO118)
2 TX_CLK MCU_GPIO44 GPIO44 任何(U15) U15 (GPIO120)
3 TX_D0 MCUGPIO75 GPIO75 任何(W16) W16 (GPIO121)
4 TX_D1 MCUGPIO122 GPIO122 任意(T8) T8 (GPIO122)
5 TX_D2 MCUGPIO123 GPIO123 任何(U8) U8 (GPIO123)
6 TX_D3 MCUGPIO124 GPIO124 任何(J17) V8 (GPIO124)
7 RX_DV/RX_CTRL MCU_GPIO112 GPIO112 任何(R18) M3 (GPIO112)
8 RX_ER MCU_GPIO113的 GPIO113 任何(N4) N4 (GPIO113)
9 RX_CLK MCU_GPIO111 GPIO111 任何(B19) M4 (GPIO111)
10 RX_D0 MCU_GPIO114 GPIO114 任何(N3) N3 (GPIO114)
11 RX_D1 MCU_GPIO115 GPIO115 任何(V12) V12 (GPIO115)
12 RX_D2 MCU_GPIO116 GPIO116 任何(W10) W10 (GPIO116)
13 RX_D3/GPIO3 MCU_GPIO117 GPIO117 任意(U12) U12 (GPIO117)
14 COL/GPIO02 MCU_GPIO110 GPIO110 任意(U17) M2 (GPIO110)
15 CRS/CRS_0V MCU_GPIO109 GPIO109 任意(V17) N2 (GPIO109)
16 LED_1/GPIO1 GPIO01
17 复位 MCU_GPIO119 GPIO119 任何(T15) T15 (GPIO119)
18 INT/PWDN MCU_GPIO108 GPIO108 任意(C18) L4 (GPIO108)
19 MDC MCU_GPIO105 GPIO105 任何(J3) J3 (GPIO105)
20个 MDIO MCU_GPIO106 GPIO106 任意(L2) L2 (GPIO106)
当我们在 六个额外的引脚上应用校正后、 (除了 GPIO44和 GPIO75要求外) 添加了器件信息
(为了根据 TI 原理图实现最大兼容的以太网配置)、 已获取无资源冲突的 TI SYSCFG 设计 。
我们新提出(引脚分配资源无冲突)的原因是什么? ti SYSCFG 设计 ,包含两个接口(以太网 MII 和 EMIF1 (16位)) ,不应该正常工作?
是否有关于 替代设计的应用报告( 与 TMS320F28388D controlCARD 评估模块及其限制无关 )与并发以太网(MII)和 EMIF1 (16位)接口配合使用?
此致
内纳德·特扎克
提供 