This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28P650DK:采样前有关 ADC 行为的问题

Guru**** 2539720 points
Other Parts Discussed in Thread: TMS320F28P650DK

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1425968/tms320f28p650dk-question-about-adc-behaviour-before-sampling

器件型号:TMS320F28P650DK

工具与软件:

尊敬的 TI:

只需一个小问题、仅用于验证:

  在采样之前、TMS320F28P650DK ADC 内核是否会对内部 S+H 电容器 Ch (至 VREFLO/GND 电平)放电?

(从不、也许只是在启动 ADC 链之后、或者是一直)?

´数据表显示否、或者我不会在这个方向找到一些内容。

但还有一些在采样前放电的指南(构建 SAR ADC 模型|视频| TI.com)。

因此、我们要很好地验证它们是否真正不会放电。

此致、

Martin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Martin:

    F28P65x ADC 不具有将采样保持电容器放电至0的功能。

    谢谢!

    Susmitha