主题中讨论的其他器件:TIDM-HV-1PH-DCAC、 C2000WARE、 PMP23069、PMP23338
工具与软件:
尊敬的先生:
我 使用 C2000Ware Digital Power SDK 5.01.00.00设计 TIDM-HV-1PH-DCAC 参考设计(我正在运行 gridConnectedInverterCLFltr_F2837x 解决方案)。
我有几个问题:
1.我好像有过流问题,因为我发现 EPwm1Regs.TZFLG.DCAEVT1为高电平,然后出现两件事: 1. 软件逻辑状态更改为 OFF 2。 TripZone 硬件将输出线路设置为低电平。
如果我尝试重新启动运行会话、则过流问题仍然存在以上症状。 如果我尝试将 EPwm1Regs.TZFLG.DCAEVT1复位为低电平、它不会改变这种情况。
您能建议一个合理的逻辑来克服这种情况吗?
如何更改阈值限制以便在输出端允许更高的电流?
2.我想将反向 ISR 的频率增加到100kHz (包括 PWM 速率) 要建立此工作条件、需要进行哪些更改(软件/硬件)? 您能否编写所需的显式更改
此致、
tomer