This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
大家好、团队成员:
使用 TMS320F28P650DK9和 FPGA 进行 EIMF 通信、
它将导致 ADC 的 A5和 A10端口(目前不确定其他 AD 端口是否受到影响)输出70mV 的最大电压(EMIF 通信数据越多、电压越高)。 以下是我们 DSP 的外部电路和测试数据。 请帮助分析和回复。
在电压采样电路中、在前端降压之后、R447之前和之后的电压分别为776mv 和727mv (随附图像中的黄色通道)。 UDC_AD 端口是 DSP 的 ADCA5端口、并移除了外部输入。 当输入为0V 时、R447的前端为0V、而后端(即 DSP_AD 端口)约为70mv。
将 R447前端电压发送到 ADCA3、电压正常。 此外、在我们关闭 EIMF 并与 FPGA 通信后、A5电压也恢复正常。
请帮助分析上述信息,谢谢!
尊敬的 Reed:
这是由来自正在发起的数字通道的串扰引起的。 此外、ADC 引脚中的10K/1000pF 输入网络存在高阻抗、这需要相当高的 ACQPS (采样时间)、它将超过最大值为511的寄存器宽度(请参阅技术参考手册中的第18.14.2节"选择采集窗口持续时间"以供参考)。 还要验证所选的 ACQPS 是否与在使用 SysConfig 工具使用 ADC 输入的实际 R 和 C 设置 SOC/采样时间时计算出的 ACQPS 匹配。 如果采样保持时间不够、则会导致 ADC 输入信号不能稳定到正确的值。
此致、
Joseph