This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28335:关于系统时钟和 PLL 的问题

Guru**** 2481655 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1456930/tms320f28335-questions-about-the-system-clock-and-pll

器件型号:TMS320F28335

工具与软件:

TI 专家:

您好!

我是28335的新用户、最近在系统时钟部分遇到了一些问题。
如果我要使用一个连接到 XCLKIN 引脚的外部振荡器而不使用片上振荡器、我是否需要在代码中编写这个代码? 因为我在2803 x 系列中看到过、芯片的相关指令都包含在例程中、例如 SysCtrlRegs。 CLKCTL。 位 XCLKINOFF = 1;//关闭 XCLKIN

它是否需要像这样在28335中进行写入?

第二个问题是在配置分频和倍频因子时、我要把分频因子调整为1。 仅当绕过或关闭 PLL 时、我能否将分频因子调整为1?

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我们有关此主题的专家将在下周结束工作、请期待我们的延迟回复。  

    此致、

    Ben Collier

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    根据数据表

    一个3.3V 外部振荡器可被直接连接至 XCLKIN 引脚、但是 X2引脚应该被悬空而 X1引脚接至低电平。 这个情况下的逻辑高电平不应超过 VDDIO。 因此、由于 XCLKIN 和 X1/X2信号通过 XOR 门放置、所以 F2833x 中没有 XCLKINOFF 位。  

    [quote userid="615898" url="~/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1456930/tms320f28335-questions-about-the-system-clock-and-pll 能否仅在绕过或关闭 PLL 时将频分系数调整为1?

    是的、是这样。 有关 CLKIN 分频选项、请参阅数据表中的第8.6.1.2节。

    此致!

    Matt