This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
您好!
我将 F280049C MCU 用于我的工程、并尝试使用 SysConfig 配置 GPIO。 在工程中、我都使用 SysConfig 和 bitfield 方法。 我使用 SysConfig 1.22.0
到目前为止、我设置了6个 GPIO。 当我尝试设置第七个时、编译器或链接器提供以下错误:
说明资源路径位置类型
#10099-D 程序将无法装入可用内存中、或者该段包含的调用站点需要无法为此段生成 trampoline。 段".text"大小0x273f 第0页的对齐/分块放置失败。 可用存储器范围:28004x_generic_flash_lnk.cmd /hipe_HVLV_DCDC_Concept_SW_V3/Linker_command_files 行77 C/C++问题
在控制台中显示以下错误消息:
"../Linker_command_files/28004x_generic_flash_lnk.cmd"、第77行:错误#10099-D:程序将不适合可用存储器、或该段包含一个需要无法为该段生成蹦床函数的调用站点。 段".text"大小0x273f 第0页的对齐/分块放置失败。 可用存储器范围:
FLASH_BANK0_SEC2大小:0x1000未使用:0x0最大空洞:0x0
FLASH_BANK0_SEC3大小:0x1000未使用:0x8cc 最大空洞:0x8cc
FLASH_BANK0_SEC5大小:0x1000未使用:0x1000最大空洞:0x1000
错误#10010:链接期间遇到错误;未构建"HIPE_HVLV_DCDC_CONCETION_SW_V3.out"。
我想它说该错误与存储器有关、但我的大学可以使用 SysConfig 1.19.00设置更多的 GPIO。
此外、当我尝试设置4个 GPIO 并 选择"Write Initial Value"时、也会看到该错误。
有人能帮我吗?
您好!
这主要是由于缺少可用于.text 段的写入存储器。 您能否为.text 段添加更多存储器并进行试用。
此外、请共享链接器 cmd 文件供进一步分析。
我认为这不是 SYSCFG 工具版本的问题。
谢谢
Aswin
MEMORY { PAGE 0 : /* BEGIN is used for the "boot to Flash" bootloader mode */ BEGIN : origin = 0x080000, length = 0x000002 RAMM0 : origin = 0x0000F6, length = 0x00030A RAMLS0 : origin = 0x008000, length = 0x000800 RAMLS1 : origin = 0x008800, length = 0x000800 RAMLS2 : origin = 0x009000, length = 0x000800 RAMLS3 : origin = 0x009800, length = 0x000800 RAMLS4 : origin = 0x00A000, length = 0x000800 RESET : origin = 0x3FFFC0, length = 0x000002 /* Flash sectors */ /* BANK 0 */ FLASH_BANK0_SEC0 : origin = 0x080002, length = 0x000FFE /* on-chip Flash */ FLASH_BANK0_SEC1 : origin = 0x081000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC2 : origin = 0x082000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC3 : origin = 0x083000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC4 : origin = 0x084000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC5 : origin = 0x085000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC6 : origin = 0x086000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC7 : origin = 0x087000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC8 : origin = 0x088000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC9 : origin = 0x089000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC10 : origin = 0x08A000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC11 : origin = 0x08B000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC12 : origin = 0x08C000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC13 : origin = 0x08D000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC14 : origin = 0x08E000, length = 0x001000 /* on-chip Flash */ FLASH_BANK0_SEC15 : origin = 0x08F000, length = 0x001000 /* on-chip Flash */ /* BANK 1 */ FLASH_BANK1_SEC0 : origin = 0x090000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC1 : origin = 0x091000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC2 : origin = 0x092000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC3 : origin = 0x093000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC4 : origin = 0x094000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC5 : origin = 0x095000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC6 : origin = 0x096000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC7 : origin = 0x097000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC8 : origin = 0x098000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC9 : origin = 0x099000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC10 : origin = 0x09A000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC11 : origin = 0x09B000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC12 : origin = 0x09C000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC13 : origin = 0x09D000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC14 : origin = 0x09E000, length = 0x001000 /* on-chip Flash */ FLASH_BANK1_SEC15 : origin = 0x09F000, length = 0x000FF0 /* on-chip Flash */ // FLASH_BANK1_SEC15_RSVD : origin = 0x09FFF0, length = 0x000010 /* Reserve and do not use for code as per the errata advisory "Memory: Prefetching Beyond Valid Memory" */ PAGE 1 : BOOT_RSVD : origin = 0x000002, length = 0x0000F1 /* Part of M0, BOOT rom will use this for stack */ RAMM1 : origin = 0x000400, length = 0x0003F8 /* on-chip RAM block M1 */ // RAMM1_RSVD : origin = 0x0007F8, length = 0x000008 /* Reserve and do not use for code as per the errata advisory "Memory: Prefetching Beyond Valid Memory" */ RAMLS5 : origin = 0x00A800, length = 0x000800 RAMLS6 : origin = 0x00B000, length = 0x000800 RAMLS7 : origin = 0x00B800, length = 0x000800 RAMGS0 : origin = 0x00C000, length = 0x002000 RAMGS1 : origin = 0x00E000, length = 0x002000 RAMGS2 : origin = 0x010000, length = 0x002000 RAMGS3 : origin = 0x012000, length = 0x001FF8 // RAMGS3_RSVD : origin = 0x013FF8, length = 0x000008 /* Reserve and do not use for code as per the errata advisory "Memory: Prefetching Beyond Valid Memory" */ } SECTIONS { codestart : > BEGIN, PAGE = 0, ALIGN(4) .text : >> FLASH_BANK0_SEC2 | FLASH_BANK0_SEC3 | FLASH_BANK0_SEC5, PAGE = 0, ALIGN(4) .cinit : > FLASH_BANK0_SEC1, PAGE = 0, ALIGN(4) .switch : > FLASH_BANK0_SEC1, PAGE = 0, ALIGN(4) .reset : > RESET, PAGE = 0, TYPE = DSECT /* not used, */ .stack : > RAMM1, PAGE = 1 #if defined(__TI_EABI__) .init_array : > FLASH_BANK0_SEC1, PAGE = 0, ALIGN(4) .bss : > RAMLS5, PAGE = 1 .bss:output : > RAMLS3, PAGE = 0 .bss:cio : > RAMLS0, PAGE = 0 .data : > RAMLS5, PAGE = 1 .sysmem : > RAMLS5, PAGE = 1 /* Initalized sections go in Flash */ .const : > FLASH_BANK0_SEC4, PAGE = 0, ALIGN(4) #else .pinit : > FLASH_BANK0_SEC1, PAGE = 0, ALIGN(4) .ebss : > RAMLS5, PAGE = 1 .esysmem : > RAMLS5, PAGE = 1 .cio : > RAMLS0, PAGE = 0 .econst : > FLASH_BANK0_SEC4, PAGE = 0, ALIGN(4) #endif ramgs0 : > RAMGS0, PAGE = 1 ramgs1 : > RAMGS1, PAGE = 1 #if defined(__TI_EABI__) .TI.ramfunc : LOAD = FLASH_BANK0_SEC1, RUN = RAMLS0, LOAD_START(RamfuncsLoadStart), LOAD_SIZE(RamfuncsLoadSize), LOAD_END(RamfuncsLoadEnd), RUN_START(RamfuncsRunStart), RUN_SIZE(RamfuncsRunSize), RUN_END(RamfuncsRunEnd), PAGE = 0, ALIGN(4) #else .TI.ramfunc : LOAD = FLASH_BANK0_SEC1, RUN = RAMLS0, LOAD_START(_RamfuncsLoadStart), LOAD_SIZE(_RamfuncsLoadSize), LOAD_END(_RamfuncsLoadEnd), RUN_START(_RamfuncsRunStart), RUN_SIZE(_RamfuncsRunSize), RUN_END(_RamfuncsRunEnd), PAGE = 0, ALIGN(4) #endif } /* //=========================================================================== // End of file. //=========================================================================== */
我已将 cmd 文件与错误行的屏幕截图(第77行)共享。
我不熟悉这些主题您能向我展示一个有关为.text 段添加内存的文档吗?
您好!
请看一下 CMD 文件配置的线程。
我们已在位于 C2000Ware_5_04_00_00\device_support\f28004x\common\cmd 的 SDK 文件夹中存在链接器 cmd 文件
你可以看看文件夹中的通用链接器 cmd 文件。
您可以查看生成的.map 文件、以了解哪些段被分配给.text 以及哪个段占用空间。
谢谢
Aswin
好的、我解决了这个问题、但是我不明白为什么会发生这种情况。
当我尝试从 SysConfig 设置6个 GPIO 时、这是内存分配结果
下面是.cmd 命令
.text :>> FLASH_BANK0_SEC5 | FLASH_BANK0_SEC6 | FLASH_BANK0_SEC7 , PAGE = 0, ALIGN (4)
然后、当我添加第7个 GPIO 时、错误显示为以下存储器分配结果
您可以看到、使用6个 GPIO 设置时、存储器可以完全分配 sec5和 sec6、几乎分配 sec7的一半。
但当我添加第7个时、分配在 SEC6的一半被阻止。
最好在这里了解原因。
感谢您的支持。
此致、
Gökhan μ A
我使用下面这一行来表示存储器、该存储器将 bank0中的9个扇区组合在一起、从而使得该代码变得非常大。 (而不是上述 SEC5、SEC6、sec7命令)
FLASH_BANK0_MAINPGM:origin = 0x087000、length = 0x009000 /*片上闪存*/
text :>> FLASH_BANK0_MAINPGM、 page = 0、align (4)
内存分配结果
如果有一个解释为什么发生这种情况,它将是非常 有益的。