主题中讨论的其他器件: LMK05318B
工具与软件:
您好!
我有 LMK05318BEVM、它运转良好。
我已经能够将100 MHz 输出频率与1KHz 输入频率(相位和频率)同步、并符合 TICS Pro 中设置的以下阈值参数:
- 对于 DPLL 锁相检测:
- 锁定阈值7.59ns
- Unlk THRESH 484.45ns
- 对于 DPLL 频率锁定检测:
- 精度1ppm
这些阈值是我可以根据输入频率设置的最大值。 我通过简单地测试几个值就发现了这一点。 例如、当我将 Unlk THRESH 设置为484.45ns 时、相位不再锁定。 我 使用状态0 LED 的标志来检查它。
问题是、根据示波器 、我 最多可以在5ns 内得到输入和输出之间的相位偏移 但根据 DPLL 锁相检测器的参数、相位偏移接近400ns。 如果 TDC 的两个输入(分频基准和分频 VCO1)之间的相位差处于锁定阈值内、则 DPLL 被视为锁相。 TDC 频率为1kHz、因为 R 偏差器设置为1
我感到困惑。 谁 可以提供帮助?
BR
Zain