This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05318B:HCSL 输出到时钟缓冲器

Guru**** 2535150 points
Other Parts Discussed in Thread: LMK05318B

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1567183/lmk05318b-hcsl-output-to-clock-buffer

器件型号:LMK05318B


工具/软件:

您好、
我想了解一下 、如果我们将 LMK05318B 的 HCSL 输出时钟连接到 1.8V 输入缓冲器器件并 为 LMK05318B 器件的 VDDO 提供 3.3V 电压、是否可以将 LMK 输出直流耦合到 1.8V 输入时钟缓冲器?
我的理解是 HCSL 输出的摆幅为 150mV 至 880mV(根据数据表)、因此直流耦合意味着我必须具有足够 VIH 的缓冲器?
LMK 中有一个用于这些输出缓冲器的内部 LDO、请帮助了解这些差分时钟的基准电源(它们是指 3.3V 的 VDDO 还是 LDO 的 1.8V)、HCSL 输出是否取决于该基准?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kartik:

    您是否正在缓冲到 1.8V LVCMOS 缓冲器?

    您能否分享 1.8V 输入缓冲器的完整规格表? 我可以帮助进一步确认。 一般来说、是的、只要缓冲器支持 LMK05318B HCSL 输出的最大/最小 VOH 和 VOL 电平、就可以。

    对于 VDDO 电压、差分摆幅保持不变(在数据表规格规定的范围内)。 如果输出配置为 LVCMOS、则 VDDO 电压很重要。 请参阅  数据表中 7.3 建议运行条件部分的注释 (3)。


    此致、

    Jennifer