This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK5C22212A:LMK5C22212A:can't 获取 DPLL 以锁定

Guru**** 2668435 points

Other Parts Discussed in Thread: LMK5C33216A, LMK5C22212A, LMK5B12212EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1591316/lmk5c22212a-lmk5c22212a-can-t-get-dpll-to-lock

器件型号: LMK5C22212A
主题中讨论的其他器件: LMK5B12212EVM、LMK5C33216A

大家好:

我正在 TI 模拟评估模块 LMK5B12212EVM 上使用 LMK5C22212A。

请注意、我使用的 IC 是 LMK5C22212A(交换了片上 EVM)。

我的配置为:

  • 48MHz 晶体作为 XO 输入
  • IN0_P 中的 120MHz 单端外部基准

基准验证设置为默认值:

Screenshot_20251125_111732.png

实际上、REF0 被标记为有效:

Screenshot_20251125_111629.png

然后我尝试构建当前设置:

使用 APLL2 以使用 48MHz XO 作为输入频率创建 5760 / 12 = 480MHz、然后使用 DPLL2 锁定到 REF0 (IN0 = 120MHz)。 不使用 APLL1 和 DPLL1(或者至少与*PLL2 无关)

APLL2 锁定成功、但 DPLL2 从不锁定:

Screenshot_20251125_111859.png

以下是 PLL 的配置:

Screenshot_20251125_112011.png

 

immagine.png

Screenshot_20251125_112049.png

immagine.png

 

我无法理解为什么、尽管输入基准被标记为有效、但 DPLL 不会锁定。

我确信会执行 IN0 验证、因为如果我更改 freq。 对于 120.01MHz、REF0_VALID_STATUS 置为无效。

有人对要检查的路径有什么想法吗?

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Andrea、

    您能否发送.tcs 文件?

    请确保使用“Start Page“(开始页面)配置主 GUI 设置、并点击底部的“Run Script“(运行脚本)按钮。

    请注意、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jennifer 您好:

    感谢您的答复。 我已经使用开始页面进行配置、并运行脚本、MATLAB 被调用、GUI 没有报告错误。 我将 TCS 附在此处。

    e2e.ti.com/.../dpll_5F00_wont_5F00_lock.tcs

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jennifer 您好:

    有没有关于 Mt 问题与 DPLL 不锁定的消息? TCS 是否以任何方式帮助您?

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jennifer 您好:

    我在使用同一个 IC 时也遇到了类似的问题、我对此主题感兴趣。 是否有任何更新?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Andrea, Gabrielle,

    感谢您的耐心。 我正在更仔细地进行调试、可以看到 LMK5C22212A GUI 未正确配置 R803[1:0]、这会导致 DPLL2 未锁定。

    我在这里附加了一个工作配置。

    e2e.ti.com/.../e2e_5F00_LMK5C22212A_5F00_REF0_3D00_120M_5F00_OUT7_3D00_480M_5F00_DPLL2-cascaded-from-VCBO

    虽然我们解决了此问题、但您可以使用 LMK5C33216A TICS Pro 配置文件(没有此错误)。 LMK5c33216A 与 LMK5C22212A 属于同一系列。 关键变化在于视觉命名、但 BAW VCO 使用相同的寄存器地址。

    LMK5C22212A 中的 DPLL1 和 APLL1 是等效的 连接至 LMK5C33216A 中的 DPLL3 和 APLL3。

    如果使用 LMK5C33216A GUI、则可以禁用 DPLL1、APLL1 和 OUT[15:12]、因为额外的 PLL 对和输出在 LMK5C22212A 中不可用。

    请注意、

    Jennifer