请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
在“线程:LMK0.4828万”中讨论的其它部件对于以下设置,相位噪声是多少?
PLL=lmk0.4828万
外部VCO频率125MHz
输出频率 2.5GHz (LVDS/LVPECL)
谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
对于以下设置,相位噪声是多少?
PLL=lmk0.4828万
外部VCO频率125MHz
输出频率 2.5GHz (LVDS/LVPECL)
谢谢
在模拟中有些事情不太正确。 但是,到目前为止,在时钟架构中设置双循环模拟有点模糊。 请查找随附的文档以帮助进行双环模拟。 它还将展示实现最佳性能。
e2e.ti.com/.../Using-Clock-Architect-for-Dual-Loop-PLLs_2C00_-2017_2D00_02_2D00_20.pdf