This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4616万:LMK0.4616万 JESD204B PLL的抖动计算

Guru**** 2384840 points
Other Parts Discussed in Thread: ADS42JB69
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/605511/lmk04616-jitter-calculation-for-lmk04616-jesd204b-pll

部件号:LMK0.4616万
线程中讨论的其他部件: LMK0.4828万ADS42JB69

尊敬的先生:

我想使用Ref Clock soruce和VCXO为我的自定义输出频率计算LMK0.4616万 Dual- PLL的RMS抖动噪声。

在数据表中,仅针对122.88MHz o/p频率提及相位噪声。 和时钟设计工具也不支持此设备。

请建议,是否有任何时钟设计工具可用于计算RMS抖动?

时钟设计。 :

1.25MHz - TCXO

2.100MHz - VCXO

3. PLL输出频率   

 - 60MHz - LVDS/LVPECL/HSDS

 - 240MHz - LVDS/LVPECL/HSDS

 - 100MHz - LVDS

 - 10MHz - LVDS

此致,

K. Jaya Bharath Reddy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Jaya:

    LMK0.4616万的相位噪声模拟工具尚不可用。
    请提供TCXO和VCXO的相位噪声号。 我可以为您提供输出时钟的模拟相位噪声和有效值抖动。

    此致
    普奈特
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的Puneet:

    请查找所用TCXO和VCXO的制造商部件号。

    TCXO - 25.0万

    VCXO - 100.000 CVHD-950X-VCXO

    LMK0.4616万所需的输出频率为:

    所需的设备时钟-

    1.60MHz - LVDS/LVPECL模式

    2. 240MHz - LVDS/LVPECL模式

    3. 100MHz - LVDS模式

    4. 200MHz - LVDS模式

    所需的Sysref时钟-

    1.10MHz - LVDS时钟\



    此致,
    K. Jaya Bharath Reddy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Bharat

    以下是模拟编号:

    240MHz相位噪声

    Hz     dBc/Hz

    1k       -125

    10K       - 135.3

    100K     - 143.5

    1M         - 151.5

    10m      - 162.6

    RMS抖动(10K-20MHz):58fs

    对于其他频率,以下是rms抖动数:

    200MHz:58fs

    100MHz:73fs

    60MHz:94fs

    此致

    普奈特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Puneet,

    感谢您的信息。

    此致,
    Jaya Bharath Reddy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的Puneet:

    目前,在我们的设计中,我使用的是LMK0.4828万 PLL。 我的计划是不干扰当前的配置。

    ADS42JB69的采样时钟要求为60Msps。 由于VCO频率为2400MHz,我无法生成60MHz,因为所需的时钟分频器值为40。

    请建议我是否可以在LMK0.4828万和ADC之间使用时钟分配器。 请建议使用TI /其他制造商(如IDT等)的任何低抖动时钟分配器。

    为以下输出提供LMK0.4828万的RMS抖动值,

    TCXO - 25.0万

    VCXO - 100.000 CVHD-950X-VCXO

    LMK0.4828万所需的输出频率为:

    所需的设备时钟-

    1. 120MHz - LVDS/LVPECL模式-时钟分隔器,用于生成60MHz时钟

    2. 240MHz - LVDS/LVPECL模式

    3. 100MHz - LVDS模式

    4. 200MHz - LVDS模式

    所需的Sysref时钟-

    1.10MHz - LVDS时钟

    此致,
    K. Jaya Bharath Reddy