请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:LMK0.4616万 线程中讨论的其他部件: LMK0.4828万, ADS42JB69
尊敬的先生:
我想使用Ref Clock soruce和VCXO为我的自定义输出频率计算LMK0.4616万 Dual- PLL的RMS抖动噪声。
在数据表中,仅针对122.88MHz o/p频率提及相位噪声。 和时钟设计工具也不支持此设备。
请建议,是否有任何时钟设计工具可用于计算RMS抖动?
时钟设计。 :
1.25MHz - TCXO
2.100MHz - VCXO
3. PLL输出频率
- 60MHz - LVDS/LVPECL/HSDS
- 240MHz - LVDS/LVPECL/HSDS
- 100MHz - LVDS
- 10MHz - LVDS
此致,
K. Jaya Bharath Reddy