主题中讨论的其他部件: CDCLVP1204
我们正在使用CDCLVP1216替换半双上的NB100LVEP224。 当 我们使用NB100LVEP224时,我们使用了板提供的1.2V,在每个输入引脚上拉电阻为50欧姆,以连接LVPECL时钟。 现在我们想在CDClvp1216上使用相同的方法,但是,如何处理引脚Vac_ref,我们是否可以让其保持浮动? 我在此处附上我们的原理图设计,请帮助我们检查。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我们正在使用CDCLVP1216替换半双上的NB100LVEP224。 当 我们使用NB100LVEP224时,我们使用了板提供的1.2V,在每个输入引脚上拉电阻为50欧姆,以连接LVPECL时钟。 现在我们想在CDClvp1216上使用相同的方法,但是,如何处理引脚Vac_ref,我们是否可以让其保持浮动? 我在此处附上我们的原理图设计,请帮助我们检查。
您好,Puneet,
你的画是我的计划之一。 实际上,第一阶段,CDCLVP1216的输入是通过网络连接的。 我们只需交换CDCLVP1216的输出通道。 我还画了一张图片来展示它。
我尝试详细描述我们如何在系统中使用CDCLVP1216。 上图是简单的结构图。 我们系统的时钟源来自背板。 一件式CDCLVP1216在背板上使用,用于为背板上的其他子板和FPGA分配大约14通道时钟输出。 原理图设计如下:
您可以看到 上述所有CDCLVP1216的输出通道均已交换。 子板的时钟电路设计如下:
MC100EP14的CLKIN_N&CLKIN_P来自以上CDCLVP1216输出(CLKIN_N=SEPCLK_n)。 我可以说时钟只是倒转(或180度偏移)吗?
然后,MC100EP14 正常驱动两个pices CDCLVP1216和两个FPGA时钟输入,如下图所示:
顺便提一下,我是否需要检查CDCLVP1216和MC100EP14之间的共模电压? 否则,我应该在它们之间建立交流耦合?