This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4616万:输出体系结构

Guru**** 2553260 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/600408/lmk04616-ouputs-architecture

部件号:LMK0.4616万

你好

我正在考虑将该设备用于多阶段时钟架构,利用其中的几个设备,而最后一个阶段将需要独立驱动所有16个输出(以及每个输出可能配置不同的频率和延迟)。

从数据表中,我了解到这16个输出中的每一个都是针对频率(PLL2之后的分频器)和延迟单独配置的,即所有16个输出在配置上完全相互独立。

但是,9.4 一节中的图表(图51至54)表明,输出成对边界为8个块,即每个块驱动2个相邻的差分输出。 这些图表还表明,每个块(而非输出)的分禾器/延迟配置是分禾器/延迟配置,即每个两个相邻输出共享相同的偏压器/延迟配置。 是这样吗? 如果是这种情况,用户不能拥有16个完全加速输出,而是8个独立的差分输出对,允许多达8个不同频率和8个不同的延迟设置

我错了吗? 请提供建议

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Alex,

    首先,让我们回答您的问题:您可以从该芯片中获得16个独立的差分时钟信号。

    现在,我们来解释一下发生了什么。 您看到的是此设备的JESD204B兼容性和功能。 JESD204B标准需要一个所需频率的设备时钟和一个SYSREF时钟才能工作;每个设备都需要一对时钟。 为了使此器件支持八个器件的JESD204B标准,该体系结构具有这八个块,以便更容易地为所有JESD通道生成SYSREF信号,其中您可以有8个通道。 但是,如果您不想在设备中使用JESD204B标准,则可以为16个输出中的每个输出设定自己的频率,前提是您不超过数据表中的PLL锁定参数并将相似的频率放在一起。 只需确保不为JESD204B操作启用SYSREF寄存器。

    您可以在数据表第一页的简化示意图(插入如下)中查看他们希望人们如何使用JESD204B芯片。  每个外设都有两个时钟,一个设备时钟和SYSREF,用于快速JESD串行通信。 但是,您不必使用JESD。

    值得一提的是,如果您想使用OSCbuffered out diff对,您可以从该设备实际获得17个输出时钟,完全由您决定。

    如果您的问题回答正确,请点击下面的绿色“验证”按钮,另外,我想知道您的家伙们在信息上不会动摇。 如果您还有其他问题,请告诉我,我也很乐意为您解答!

    此致,

    尼克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢Nick

    我理解TI的意图是以这样的方式推荐器件,以便更轻松地实施JESD204B。

    将8组输出配对确实允许通过8个块中的每一个组成DevClk/Sysref对的方便方式

    我正在查看输出块图片(图24):

    我只看到由CLKoutX和Y输出共享的单个16位分隔器。 每个输出的唯一不同之处是延迟。

    根据这种说法,我仍然无法知道如何将一个区块内的每一个输出编程为不同的频率。 我们有一个CLK输入到块,然后是一个16位分频器,将其输出分成两个路径X和Y。这将如何允许我在X和Y上生成不同的频率?

    同样,这是针对我需要16个不同频率的情况,这样每个块将输出2个不同频率。

    我错过了什么?

    还有一些:几天前我还发布了另一个与此设备相关的问题,但仍未得到解答。 此问题与数据表中定义的HSDS/LVDS输出电压跨度确定相关...如果也能处理,我将不胜感激...

    此致,Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Alex

    很抱歉回复延迟。

    如数据表第一页所述:

    8个频率组中的16个差分输出时钟

    –每个输出对都可以配置为SYSREF时钟输出


    有8个分禾器,用于16路输出。 2 个相邻输出共用一个分隔器。 OSCout是带有独立隔板的附加输出。

    延迟编程对每个输出都是独立的。 请参阅数据表中图14中的方框图和图24中的单通道方框图。

    如果您有其他问题,请随时与我联系。

    此致

    普奈特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢

    因此,如果不将用于JESD,而是用于常规时钟生成/分配,则在  同一块中配置相同频率的每2个输出时,最多有8个不同的频率可分配到16个负载。 这是我的理解。

    现在,要使用for JESD,我可以使用每个块在X上生成DevClk和在Y上生成Sysref吗? 如果需要连续或映射定期Sysref,则还必须为Sysref定义频率。

    比如说,有50 MHz的DevClk和1.5625 MHz的连续Sysref。 我理解,由于每个块中都有通用分隔器,所以我不能在同一块中的输出X上放置50 MHz的DevClk,在输出Y上放置1.5625 MHz连续(或重叠周期性) Sysref。 相反,我需要将所有的DevClk和Sysref分配给这些分离块,从而能够以不同的频率运行它们。

    因此,必须驱动8个JESD204B子类1设备,我需要为DevClk配置4个块(总共8个输出),为8个SYSREFs配置其余4个块,从而覆盖8个JESD设备。

    我错了吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Alex:

    你是对的。 每个通道由两个输出和一个共用分禾器组成。 一个信道不能有两个不同的频率。 如您所述,您必须将设备时钟和SYSREF时钟分开,并从不同的通道生成它们。

    此致
    普奈特
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢,这一点很清楚