This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.3328万:当PDN过低时,驱动同步针脚过高

Guru**** 2410100 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/647839/lmk03328-driving-sync-pin-high-when-pdn-is-low

部件号:LMK0.3328万

您好,

对于LMK0.3328万时钟合成器,同步引脚( GPIO 0)在我的设计之一中使用CPLD进行控制。

这将导致在通电过程中将信号驱动为高电平大约100毫秒(直到CPLD配置完毕)。 配置CPLD后,它将再次被驱动为低电平。

 此时,PDN引脚将保持低状态。

因此,请告诉我,当PDN低时,这种同步脉冲信号是否会导致任何可靠性/功能问题或设备损坏。

谢谢,此致,

Madhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当PDN低时,驾驶任何GPIO时不存在问题或损坏风险。

    艾伦