This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:EVM评估:具有LMK61PD0A2时钟输入的相位噪声

Guru**** 2470720 points
Other Parts Discussed in Thread: LMX2594EVM, LMK61PD0A2

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1099353/lmx2594-evm-evaluation-phase-noise-with-lmk61pd0a2-clock-input

部件号:LMX2594
主题中讨论的其他部件: LMK61PD0A2

您好,专家,

我的客户正在评估LMX2594EVM。


当他们在LMK61PD0A2设置为100MHz的情况下使用PLL的参考时钟输入时,检查8GHz输出的相位噪声时,

数据表(图53)显示-110dBc / Hz (10kHz时),但实际测量值为-105dBc / Hz,差约5dB。

即使参考时钟为LMK61PD0A2,也能获得约-110dBc / Hz的性能吗?
参考时钟是经过修改的EVM,是差动输入。
循环过滤器是默认值。

评价结果

TICs专业设置

谢谢

泥浆

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Mukuno-san,

    要在10kHz偏移时获得-110dBc/Hz,我们需要一个非常好的参考时钟。 数据表数据是使用Wenzel时钟采集的,其10kHz偏移的相位噪声为-115.6dBc/Hz。 对于 LMK61PD0A2,此偏移处的相位噪声为-147dBc/Hz。 没有办法像使用Wenzel时钟那样调整环路滤波器以获得性能。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Noel-San,

    感谢您的支持。

    客户有关于 PFD_DLY_SEL设置的其他问题。

    客户请参阅数据表表2。  

     数据表中的推荐值为“5”(在输出 频率为7.6GHz时)。

     数据表中的推荐值为“5”(Fout 7.7GHz时)。

    但是,如果他们将此值修改为7.6GHz和7.7GHz (如下所示 ),他们可以获得比推荐值更好的相位噪声性能。

     在输出 频率为7.6GHz时,修改后的值为"6"。

     Fout  7.7GHz时的修改值为"7"。

    您是否有关于此修改的任何相关内容?

    谢谢

    泥浆

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Mukuno-san,

    这并不奇怪,此寄存器具有+/- 1用于调整。 有时,我们可以获得更好的性能,但价值与数据表的建议略有不同。