This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2571:通道开关需要多长时间

Guru**** 2530070 points
Other Parts Discussed in Thread: LMX2571

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1063983/lmx2571-how-long-the-channel-switch-require

器件型号:LMX2571

  LMX2571的原理图   与 仿真一致。  

     在 TI 的 PLLatinum Sim 中、仿真 结果 表明   通道 开关 仅需  1ms、 但  实际 电路板 测试 结果 需要 33ms。  

我们如何将 延迟 降至   3ms 以下?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Verna、

    33ms 与内部 VCO 不符、您的开始何时触发测试设备? 您是否使用了外部 VCO?

    使用内部 VCO 时、总开关时间等于(1)编程时间+(2) VCO 校准时间+(3)模拟 PLL 锁定时间。 您应该忽略测量中的编程时间。 通常、VCO 校准时间小于1ms、具体取决于参考时钟频率。 模拟 PLL 锁定时间取决于环路滤波器带宽、近似公式为锁定时间= 4/环路带宽。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好!

    感谢您的回复。

    来自客户、

    我们使用了外部 VCO;
    环路滤波器中元件的值与数据表中建议的值相同;
    当我测量锁定时间时、它被 PLL CS 的最后一个上升沿触发;
    仿真中的配置与实际配置相同。

    按照如下所示、  示波器的通道1 连接  到 TP8 (CS)、 通道2 连接  到 TP11 (PLL LD OUT)、 由      通道 1的下降沿触发

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Verna、

    您能否共享仿真文件?

    什么是频率开关编程序列? 您是否正在进行 F1 F2切换?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在同一 VCO (F1)中,频率切换编程为326.65MHz 至396.65MHz,或396.65MHz 至326.65MHz,并在我测量锁定时间时被 PLL CS 的最后一个上升沿分类,这是指从 PLL CS 的最后一个上升沿到频率稳定的时间。

    326.65MHz 至396.65MHz

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Noel,

    上传 仿真 文件时出现问题。 可以给我发送电子邮件吗? 我将使用仿真文件返回给您。

    B&G、

    Verna

    VERNA.HONG@arrowasia.com

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Verna、

    好的、让我们脱机。