This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2820:MUTE 引脚悬空时的行为

Guru**** 2399305 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1035979/lmx2820-behavior-when-mute-pin-is-left-floating

器件型号:LMX2820

当 MUTE 引脚悬空时、PLL 的行为是否明确定义? 当 MUTE 引脚保持悬空时、我注意到当 PINMUTE_POL 为高电平有效(默认状态)时、PLL 处于静音状态、当 PINMUTE_POL 为低电平有效时、PLL 处于非静音状态、这表明当 MUTE 引脚保持悬空时、MUTE 引脚寄存器为高电压。 这种行为是否可以依赖?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Matthew、

    我刚刚向设计人员确认、芯片中没有内部上拉或下拉电阻器。

    根据您的观察、如果我们不打算使用 MUTE 引脚、则可以将此引脚保持悬空、但将 PINMUTE_POL 设置为高电平有效。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您确认没有上拉或下拉。 不过,我的观察结果却正好相反。 设置 PINMUTE_POL 低电平有效会取消 PLL 静音。 这是您期望的结果、还是没有? 而且、鉴于引脚是悬空的、这是可靠状态还是不可靠状态?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Matthew、

    为了避免混淆、我们不要让引脚悬空、而是将其短接至 GND、然后使 PINMUTE_POL =高电平有效。 这样、我们就可以确保输出不会被静音。