This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2820:LMX2820 SROUT 频率范围

Guru**** 2394305 points
Other Parts Discussed in Thread: LMX2820

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/978243/lmx2820-lmx2820-srout-frequency-range

器件型号:LMX2820

您好!

JESD204B 的 SYSREFOUT 频率范围是多少?

此致

Sai Kiran S

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sai、

    请参阅数据表图7-4:SYSREF 功能图。

    f_插 值器应为800MHz 至1600MHz 或500MHz 至1500MHz、这将来自器件本身而不是外部器件、因此 SYSREF 将小于或等于187.5MHz。

    但是、如果 SRREQ 输入通过、则重新计时电路的工作频率为400至800MHz 或250至750MHz。

    我稍后将对此进行澄清。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Aaron、

    感谢重播。

    我的要求是从 SYSREF 生成32MHz 的时钟。

    OSCIN 输入为100MHz。 LMX2820是否适用于此配置。 我可以在 TICS Pro 中验证此配置、但需要确认。

    请澄清。

    此致

    Sai Kiran S

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Aaron、

    您是否具有 SYSREF 的相位噪声图。 我已经获得了 RFOUT 的相位噪声图、它符合我的要求。

    我想使用这个32MHz SYSREF 作为正常时钟。 请求共享报告(如果有任何特性描述)、以便我可以检查我的要求。

    此致

    Sai Kiran S

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sai Kiran、

    您能告诉我您计划使用的 VCO 频率吗? 我可以获取32MHz SYSREF 时钟的图、但我需要知道如何针对您的用例配置 SYSREF。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    VCO 将为8882.4MHz。 RFOUTA 配置为4441.2MHz、SROUT 配置为32.655MHz。

    SYSREF 时钟的差分和共模电平是多少? 在连接该信号时是否有任何推荐的终端方案。

    此致、

    Sai Kiran S

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sai、

    当 VCO 设置为8884.2MHz 时、无法通过 LMX2820上的分频器可靠地生成32.665MHz SYSREF 频率。 请参阅下图:

    要从8884.2MHz 获得32.665MHz、必须除以272。 此外、SYSREF_DIV_PRE 输出频率(内插器频率)必须介于800MHz 和1600MHz 之间。 这只能通过将 SYSREF_DIV_PRE 设置为8分频来实现。 272/8=34。 此外、SYSREF_DIV 之后还有一个2分频块、因此剩余的 SYSREF_DIV 必须为17;这是不可能的、因为 SYSREF_DIV 仅包括偶数分频。 如果您尝试使用 SYSREF_DIV_PRE 除以4、则可编程延迟步长可能会变为非线性、并且将不再起作用。

    在实践中、可以忽略内插器频率的限制并将 SYSREF_PRE_DIV 设置为4、从而获得32.665MHz:

    与器件时钟相比、SYSREF 时钟的输出性能将下降。 否则、输出格式、共模和其他行为特性与 RF 输出缓冲器相同。 在高阻抗中、我在每个引脚上测量大约2V 的共模电压、具有1V 的低电平和3V 的高电平。 当驱动一个50Ω Ω 负载时、预计振幅将减少大约一半。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    感谢您花时间和精力向我发送该相位噪声图。 非常感谢。 相位噪声符合我的要求。

    我可能不需要精确的32.665MHz 时钟、我的 SYSREF 时钟将在32MHz 至32.700MHz 的范围内。

    与器件时钟相比、SYSREF 时钟的性能为何会下降以及如何下降。 我想使用这个纯时钟通过 ADC 对模拟信号进行连续采样。

    推荐吗?

    请求您共享 SYSREFCLOCK 的差分电压摆幅。(VODIFF 最大值和 VODIFF 最小值)。

    此致

    Sai Kiran S

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sai Kiran、

    比较下面的相位噪声图、该图来自任意 VCO 频率下的通道分频器最大分频值、与前一帖子中的 SYSREF 输出相位噪声数据。 SYSREF 本底噪声性能差约10dB、射频输出频率提高1.5倍。

    我在 SYSREF VODIFF 最小值/最大值上没有任何数据、因为据我所知、这尚未被表征。 50Ω 之前的后相位噪声图、它看起来就像低于10dBm 的输出功率差分进入100Ω Ω 负载(通过进入 Ω 单端的2:1阻抗平衡-非平衡变压器进行测量)、它刚好低于2Vpp VOD。

    此致、