您好!
JESD204B 的 SYSREFOUT 频率范围是多少?
此致
Sai Kiran S
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Sai、
当 VCO 设置为8884.2MHz 时、无法通过 LMX2820上的分频器可靠地生成32.665MHz SYSREF 频率。 请参阅下图:
要从8884.2MHz 获得32.665MHz、必须除以272。 此外、SYSREF_DIV_PRE 输出频率(内插器频率)必须介于800MHz 和1600MHz 之间。 这只能通过将 SYSREF_DIV_PRE 设置为8分频来实现。 272/8=34。 此外、SYSREF_DIV 之后还有一个2分频块、因此剩余的 SYSREF_DIV 必须为17;这是不可能的、因为 SYSREF_DIV 仅包括偶数分频。 如果您尝试使用 SYSREF_DIV_PRE 除以4、则可编程延迟步长可能会变为非线性、并且将不再起作用。
在实践中、可以忽略内插器频率的限制并将 SYSREF_PRE_DIV 设置为4、从而获得32.665MHz:
与器件时钟相比、SYSREF 时钟的输出性能将下降。 否则、输出格式、共模和其他行为特性与 RF 输出缓冲器相同。 在高阻抗中、我在每个引脚上测量大约2V 的共模电压、具有1V 的低电平和3V 的高电平。 当驱动一个50Ω Ω 负载时、预计振幅将减少大约一半。
此致、
尊敬的 Derek:
感谢您花时间和精力向我发送该相位噪声图。 非常感谢。 相位噪声符合我的要求。
我可能不需要精确的32.665MHz 时钟、我的 SYSREF 时钟将在32MHz 至32.700MHz 的范围内。
与器件时钟相比、SYSREF 时钟的性能为何会下降以及如何下降。 我想使用这个纯时钟通过 ADC 对模拟信号进行连续采样。
推荐吗?
请求您共享 SYSREFCLOCK 的差分电压摆幅。(VODIFF 最大值和 VODIFF 最小值)。
此致
Sai Kiran S
Sai Kiran、
比较下面的相位噪声图、该图来自任意 VCO 频率下的通道分频器最大分频值、与前一帖子中的 SYSREF 输出相位噪声数据。 SYSREF 本底噪声性能差约10dB、射频输出频率提高1.5倍。
我在 SYSREF VODIFF 最小值/最大值上没有任何数据、因为据我所知、这尚未被表征。 50Ω 之前的后相位噪声图、它看起来就像低于10dBm 的输出功率差分进入100Ω Ω 负载(通过进入 Ω 单端的2:1阻抗平衡-非平衡变压器进行测量)、它刚好低于2Vpp VOD。
此致、