主题中讨论的其他器件: LMK04832
各位专家,您好
对于 LVDS 时钟输出、数据表中仅列出典型 VOD。 是否有任何有关预期最小 VOD 的指导、以便我可以确保它满足我所使用 FPGA 上 LVDS 输入的要求?
谢谢!
Jim B
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
各位专家,您好
对于 LVDS 时钟输出、数据表中仅列出典型 VOD。 是否有任何有关预期最小 VOD 的指导、以便我可以确保它满足我所使用 FPGA 上 LVDS 输入的要求?
谢谢!
Jim B
您好、Jim、
6σ 的许多数据来自 LMK04832商用器件、因为我们没有太多空间器件来表征封装内的特性;也就是说、即使 LMK04832商用器件的最大 VOD 为422mV。 我们对 LMK04832-SP 所做的特性说明与商用器件之间存在密切关联。 (如侧注所示、我们的标称特性显示 VOD 约为385mV;400mV 只是一个方便传送预期 LVDS 电平的数字。)
如果客户只需要任何数字、450mV 将是非常保守的上限。 但425mV 应接近6σ Ω 的实际预期值。
此致、
Derek Payne