This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05028:与1PPS 同步

Guru**** 2522190 points
Other Parts Discussed in Thread: LMK05028

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/899003/lmk05028-synchronize-with-1pps

器件型号:LMK05028

您好 、Timothy T

我在输入1PPS 方面仍然存在此问题、如  https://e2e.ti.com/support/clock-and-timing/f/48/p/838212/3124029?tisearch=e2e-sitesearch&keymatch=LMK05028#3124029中所述 

目前、我使用 LMK05028与模块 GPS 的1PPS 同步
我们的攻击文件 TCS 设置:
- XO:48MHz +-50ppm
- OCXO:10MHz +-10ppb
-来自模块 NEO-M8T 的1PPS 输入
输出:DPLL1输出6_245.76MHz、DPLL2输出 OUT_1_156.25MHz
- REF 环路带宽:0.02Hz
- TCXO 环路带宽200Hz
我们可以查看1PPS 并具有稳定的输出时钟、但在初始时、输出频率在很大的范围内跃起、差值大约为+-500kHz
请查看下面的视频链接。

https://1drv.ms/v/s!ApxkmBVHw831jsFGyfpXsU9VH0RN2w

请帮助我解决此问题

谢谢

e2e.ti.com/.../PCIE_5F00_CPRI_5F00_GPS.TCS

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    我无法打开视频、收到错误消息"抱歉、加载视频时出现问题"。 您能告诉我它锁定之前需要多长时间吗? 此外、问题是时间长度、还是在此期间存在多少频率增量?  

    谢谢、Amin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Amin

    锁定需要2-3分钟。

    问题是初始时间内的频率增量(大约前60秒)。 频率增量约为+-500kHz

    我将视频重新上传到 YouTube、请看一下  

    https://youtu.be/qQxZWuUmpFA

    https://youtu.be/qQxZWuUmpFA 

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    我能够观看此视频。 在视频结束时、当达到所需频率时、状态寄存器读回是否显示 DPLL 锁定? 在您发送的.TCS 文件中、我看到 LOFL 和 LOPL 仍然被标记、但我不确定是否在正确的时间读取、更新和保存。  

    我们还可以在这段时间内监控 DPLL ndiv 和 rdiv 路径的状态吗? 它们应该在周围移动、并最终缓慢对齐、直到达到 DPLL 锁定。 您在下面的.TCS 文件中映射了其中一个、您将找到这两个文件的图像。 在锁定期间连接到示波器和监视器(我假设上述视频是发布 PDN 还是仅编程 EEPROM 并断电?)

    过锁时间并不奇怪、1pps 确实需要时间锁定。 我们应该能够使输出静音、直到 DPLL 锁定被重新设置、这样输出时钟才会在锁定之后才会输出。 当您回答上述2个问题时、我会给出说明。  

    谢谢、此致、Amin  

    1.要更新的状态信号-突出显示的是已更改的内容  

    2.在本例中、探测器 stat0和 stat1 -如果更容易的话、您还可以将 GPIO5和 GPIO6编程到此状态信号  

    DPLL2存在相同的2个信号  

    状态回读不显示 DPLL 锁定、但不确定这些状态是否在正确的时间读取和保存。   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../2045.PCIE_5F00_CPRI_5F00_GPS.tcs

    你(们)好

    3分钟后 LOFL 被清除、但 LOPL 仍然被标记。

    我们的板具有状态0、Star1、GPIO5、GPIO6的 LED 指示灯。 由于 STAT0和 GPIO 的 LED 上方的配置已对齐、但 STAT0和 STAT1相位差为180度。

    20分钟后、LOPL 仍然被标记  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    因此、对于 DPLL1和 DPLL2、将 STATUS0/STAT1和 GPIO0/GPIO1更新为 Ndiv/Rdiv。 如下所示:  

    然后、如果信号相移或180相移、则 LED 应一起亮起或在不同的时间完全开启。  

    让我们启用静音、看看 DPLL 锁定时是否确实禁用了输出。 我在您更新的.TCS 中看到、所有这些位都已启用、这是偶然还是出于目的? 观察到他们有什么不同吗? 下面是我如何启用它们并查看是否有任何更改。  

    谢谢、此致、Amin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    我更新了 STAT0/STAT1和 GPIO5/GPIO6作为您的注释、然后 STAT0和 GPIO5处于相位、STAT1和 GPIO6也处于相位180相移到 STAT0和 GPIO5

    我已尝试使用静音功能作为注释、但在 DPLL 锁定时输出不会禁用

    我分别减小 TCXO 带宽和频率跳变。 钳位频率(在快速锁定期间)似乎取决于 TCXO 带宽

    TCXO 带宽       频率跳转

    20Hz                 ~5kHz        

    40Hz                 ~10kHz

    200Hz                ~500kHz

    1000Hz               ~500kHz

    4000Hz               ~500kHz            

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    TCXO 是否在器件加电的同时加电?

    TCXO 达到稳定性多长时间?  

    此致、Amin  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、OCXO 与器件同时上电。 稳定需要30到60秒。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    移至此处:  

    https://e2e.ti.com/support/clock-and-timing/f/48/t/903087