你好
我想将 LMK05028配置为级联模式、如下图所示
- 2环路 TCXO 模式下的 PLL1。 DCO 使能、通过寄存器控制。 步骤0.1ppb。 输出4、5、6、7为156.25MHz LVDS
- PLL2 in 2 Loop TCXO、Loop Back Enable from VCO1。 输出1、2、3、4为122.88MHz LVDS
但我不知道如何通过 TICS Pro 对其进行配置。
请帮我配置。
谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你好
我想将 LMK05028配置为级联模式、如下图所示
- 2环路 TCXO 模式下的 PLL1。 DCO 使能、通过寄存器控制。 步骤0.1ppb。 输出4、5、6、7为156.25MHz LVDS
- PLL2 in 2 Loop TCXO、Loop Back Enable from VCO1。 输出1、2、3、4为122.88MHz LVDS
但我不知道如何通过 TICS Pro 对其进行配置。
请帮我配置。
谢谢
您好、PHI、
假设 DPLL1在25MHz 下使用 IN0、我附上了一个示例配置、该配置可满足您的要求。
e2e.ti.com/.../LMK05028_5F00_VCO1_5F00_loopback.tcs
此致、
您好、PHI、
此配置有点复杂、需要在工作台上进行验证。 这可能需要一些时间。 不过,我以前有几个问题。
只有一个 TCXO 被使用、它可以进入两个 DPLL、并且它会在相同的程度上校正每个 APLL。 需要将一个 TCXO DPLL 锁定回环模式而不是锁定到 TCXO 的驱动因素是什么? 然后、两个 DPLL 需要在应用 DCO 后观察到相同的行为、因为它们被锁定到相同的源。 优点是否纯粹是为了能够更新一组寄存器而不是2组?
第二个问题、为什么不对非 DCO DPLL/APLL 环路使用参考 DPLL。
设置仍然与仅提供 TCXO 相同。 PLL1上的 DCO 校正将导致 PLL1 VCO 频率移动、这将导致 DPLL2的基准输入移动、并允许环路2发生相同的变化。 请告诉我您的意见。
谢谢、此致、
Amin
你(们)好
我在 DCO 模式下使用 PLL1进行精确的频率和相位控制(IEEE 1588从器件)、我希望 PLL2直接锁定到 PLL1以保持逻辑相位使用122.88MHz 域锁定到156.25MHz 域。 我可以通过寄存 器使 PLL2的频率与 PLL1相同、但我认为它不能同时完成、然后将累加相位差。
关于第二个问题:是的、我们可以这样设置。 我只会发布有关设置级联 PLL 的问题 LOOP2可以是 REF-DPLL/APLL 或 TCXO-DPLL/APLL
请在工作台上进行验证、并指导我如何配置级联 PLL。
谢谢
您好、PHI、
配置已附加。
这应该起作用、很遗憾、我无法进入实验室进行验证、一旦您测试了它的运行情况、请告诉我。
谢谢、此致
Amin
您好、PHI、
我必须仔细检查、但由于您使用的是反馈模式、我相信您不能使用 REF 旁路并期望任何结果出现。 该信号会进入输入路径、该输入路径的设置没有任何连接。
DPLL LOFL 和 LOPL 标志显示什么? 如果 DPLL2确实处于锁定状态、则这些指示器应显示锁定。 保持标志、我必须仔细检查、因为这个被连接到 REF 有效、我认为在这种情况下没有实际的有效基准(没有连接到 IN0-in3的任何东西、VCO1是反馈电路)、它可能仍会被标记。
您是否能够将17.361111 MHz 信号连接到 in3? 如果是、您能否这样做、然后检查这些状态标志-它是否认为 REF3有效? 如果它有效、并且我们将手动选择更改为 REF3、甚至在自动模式下、它是否锁定为 in3?
实际上、我刚刚注意到.TCS 文件仍然处于自动反向模式、手动选择 VCO 环回-您可以将其更改为手动保持还是手动回退、然后再次测试吗?
谢谢、此致、
Amin
你(们)好
我刚刚注意到您设置的.TCS 文件 in3为17.361111Hz、因此我将 in3更改为17.361111MHz、然后运行脚本并将 in3连接到17.361111MHz 信号
当我手动选择 in3和 manual holdover 时。 DPLL2锁定到 IN3、PLL LOFL 和 LOPL 标志清零。
VCO1环回时的输出电压。 DPL2_REFSET_STAT 被选中为 APLL1-FCLK 并且 DPLL 保持清零、但是 PLL LOFL 和 LOPL 仍然标志。 我已签入频率计数器当通过 DCO 更改 DPLL1的频率时、DPLL2的输出不会锁定到 DPLL1的输出。
谢谢
哦、谢谢您指出、这是我的错误。 我们的一些其他配置文件仅假设为 MHz、在 LMK05028上需要"E6"。
因此、生成该配置的方法是使用其中一个输入来针对 TDC 速率和主要是输入频率进行所有 DPLL 计算。 预期的基准频率为:
因此、我们有:5000 / 48 / 6 = 17.361111 MHz
因此、这是 in3的输入。
以下是需要在 RunScript 之后进行的手动更新:
所有这些都可以在 DPLL2 CTRL-REF 下找到:
设置这些后、应在主开始页面上选择 VCO 环回、DPLL2将锁定而不带基准。
谢谢、此致、
Amin
您好、PHI、
我已在内部与设计人员确认- TCXO DPLL 级联是不可行的。 VCO 频率/48/可编程分频器需要与 TCXO 频率完全匹配、这在绝大多数情况下都不起作用。
唯一的替代方法是使用级联的参考 DPLL -
谢谢、此致、
Amin
您好、PHI、
生成了配置并附加。
我认为有一个捕获、为了启用从 PLL1到 DPLL2的反馈-需要启用和编程 DPLL1_CLK_FB_DIV -这是配置 A
配置 B 是相同的、减去启用 DPL2_CLK_FB_DIV -但我认为这是不正确的。
因此、配置 A 应该是有效的。
我将在本周稍后的时间在实验室中尝试此操作、因此现在只需配置即可。
谢谢、此致、
Amin
很抱歉忘记了附件:
e2e.ti.com/.../LMK05028_5F00_DPLL2-Cascaded-from-PLL1-_5F00_-ConfigA.tcs
e2e.ti.com/.../LMK05028_5F00_DPLL2-Cascaded-from-PLL1-_5F00_-ConfigB.tcs