This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCM6208:PLL 旁路

Guru**** 1818760 points
Other Parts Discussed in Thread: CDCM6208, CDCLVP1208
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/925460/cdcm6208-pll-bypass

器件型号:CDCM6208
主题中讨论的其他器件: CDCLVP1208

在 CDCM6208上、尽管我在 Digi 键上看到该器件具有带旁路的 PLL、但我在数据表中没有看到这是可行的。

如果 PLL 旁路是可行的、请告诉我、如何实现。

谢谢! Patrick

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好。

    是的、可以绕过 PLL。 但您是否在寻找简单的时钟缓冲器、例如 CDCLVP1208?

    此致、
    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我还将使用推荐用于固定缓冲器 x 4的器件。

    您如何/在哪里绕过 CDCM6208上的 PLL?

    谢谢、Patrick

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Patrick:

    我假设我在下面的另一个线程中上载给您的配置也解决了此问题、但为了让将来搜索此答案的任何其他人都能得到明确的答案: Y4和 Y5的接线方式使得 PRI_REF 或 SEC_REF 能够旁路 PLL 并驱动分频器。 相关控制字段为 OUTMUX_CH4 (R9[14:13])和 OUTMUX_CH5 (R12[14:13])。 Y4和 Y5分频器应该被设定为1分频(OUTDIV4、R10[11:4]= 1、和 OUTDIV5、R13[11:4]= 1)并且小数分频器应该被禁用(FRACDIV4、R10[3:0]= 0 R11[15:0]= 0、RDC13]= 0、R13 = 0:3、RDC15]= 0)。

    另请参阅 CDCM6208V1EVM:是否有 Linux SPI 驱动程序 cdcm6208?

    此致、