主题中讨论的其他器件: LMX2572、 LMX2582、 LMX2594、 LMX2820、 LMK04832
… 这更多是 JESD204b 一般问题....
您好-
所有符合 JESD204B 标准的双路 PLL 器件(LMK04828是我过去使用过的器件)在 PLL2中都具有整数 N 分频器。 这背后的原因是什么? 是为了简单、杂散、相位噪声等 典型整数与分数原因。 或者还有其他好处吗? 也许小数 N 分频器的 SDM 会导致 JESD DCLK+SYSREF 对重定时和锁存问题? 还是其他东西?
我提出的原因是、我希望 JESD204时钟生成具有更大的灵活性。 我不想局限于 PLL2的 PFD 速率、我认为一个好的解决方案是将外部分数合成器(可能是 LMX2572或 LMX2582)集成到 LMK04828的 Fin 中。 然后、我只将 LMK04828用作扇出芯片。
我想知道(从 JESD204b 系统的角度来看) VCO 是否需要是整数合成器或是否是小数。
感谢您的支持。
Chris H