This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04832:LMK04832

Guru**** 2547110 points
Other Parts Discussed in Thread: LMK04832, LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/934915/lmk04832-lmk04832

器件型号:LMK04832
主题中讨论的其他器件: LMK04828

大家好、

我对 LMK04832有一些疑问。

1、在 PLL2单环路模式的用例中、如果我们不使用 PLL1、我们应该如何处理 CPout1引脚、我没有找到单环路模式的参考电路。

 LMK04828怎么样?
2、 LMK04832的每个时钟输出(CLKoutX)的 Div 是否可以在 SYSREF 中复位
第28页的图8中。 分频器范围为 1至32、为什么不为1至1023。
非常感谢。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Yanni、

    1、如果将 PLL1_PD 设置为禁用 LMK04832或 LM0482x 系列中的 PLL1、则 CPout1引脚可悬空。

    如果您希望保证 CPout1引脚没有异常输出、请继续将电荷泵状态设置为"Tristate"。

    2、取决于寄存器0x144的值。

    3、小分频器值以节省成本。 大多数用例不需要大到1023的分频器。 LMK0480x 系列可支持高达1045的时钟输出分频器。